集微網消息 (文/小北) 近年來, 歐洲不斷在超算方面進行布局. 歐盟委員會希望在2022年至2023年部署一套計算能力達每秒百億億次的超級計算機和相應數據基礎設施, 並計划到2026~2027年使其計算能力超越上述級別.
今年, 歐洲不斷為推進自研超計算機微處理器加碼.
今年3月, 歐委會宣布推出歐洲處理器計劃 (EPI) , 以協同設計和開發一款低功耗微處理器, 並將其推向市場. 該計劃彙集了歐洲10個國家的23家合作夥伴, 以及各界專家. 他們將通過協同設計方案, 設計和開發第一批歐洲HPC片上系統和加速器, 所有的組件都將在一台原型系統上實現和驗證, 該原型將為開發歐洲全自主的百億億次計算機奠定基礎. EPI是歐洲高性能計算聯合事業(EuHPC-JU)的組成部分之一, 專門負責處理器項目.
今年6月, 歐盟委員會提議, 設立歐盟首個 '數字歐洲' 項目並向其撥款92億歐元. 其中, 27億歐元將用於超級計算機及數據處理領域.
1個月前, 巴塞羅那超級計算中心Mateo Valero教授在演講中透露了一些關於高性能計算 (HPC) 片上系統及加速器的計劃.
對兩種晶片的 '設想' 分別為: 基於Arm架構的HPC片上系統 (通用CPU) , 第一代將在2021~2022年導入百億億次計算機的前代產品, 第二代將正式導入百億億次計算機系統; 基於RISC-V架構的加速器晶片, 也將經曆兩代產品.
據悉, 第三代片上系統將在2024~2025年準備就緒, 整合通用CPU內核和加速內核, 將應用於汽車領域. 不過, Mateo Valero對該處理器的描述非常簡潔, 這從側面說明, 該方案或許只是一個初步設想, 詳細的規劃並未成形.
EPI處理器負責人曾表示, Arm架構是HPC處理器備選方案之一, 目前正處於談判階段, 預計在8月公布詳細的產品規劃.
有一點要說明, 西班牙巴塞羅那超級計算中心 'Mont-Blanc Project' 項目就是使用Arm Cortex-A15架構打造, 這也是Arm第一次嘗試高性能計算(HPC).
EPI項目主管Philippe Notton表示, Mont-Blanc 2020項目中的IP將在EPI項目中被複用, 目的是將其產品化. 除了來自Mont-Blanc 2020項目的IP, EPI項目也將使用外部IP以及自研加速器等產品. 因此, EPI計劃採用Arm架構的可能性很大.
一位EPI項目人員表示, 儘管歐洲嚮往自研SoC, 但追求完全的 '歐洲化' 並不現實, 因為缺少本土技術, 如CPU和記憶體. 這也是為什麼我們要基於RISC-V開發加速器的原因. RISC-V已經有一些現成的指令和工具, 我們無需從零開始, 但不幸的是, 它還沒有達到HPC的生產水平, 這仍需要一段時間.
據悉, 歐洲將為百億億次計算機系統自研記憶體控制器, 片上網路 (NOC) , 電源管理以及連接技術, 但存儲器將使用現成的HBM3存儲器. EPI項目的研發內容僅包括處理器, SDK/編譯器等軟體.