兩家公司將攜手在即將舉行的RISC-V大會 (RISC-V Workshop, 將於5月7-10日在西班牙的加泰羅尼亞理工大學舉辦) 上, 展出一套完整的RISC-V開發, 調試和追蹤設計流程.
UltraSoC目前獨家提供了一套商用的RISC-V開發環境, 包括系統級晶片 (SoC) 的分析, 處理器追蹤和其他可用於滿足最終用戶需求的選項. 作為業界先鋒, UltraSoC於2017年開發了RISC-V處理器追蹤技術, 並隨後很快將其追蹤規範提供給RISC-V基金會 (RISC-V Foundation) , 用於基金會標準化工作的一部分. 公司仍然全面致力於支援RISC-V基金會標準的運行-控制/調試, 並提議了處理器追蹤格式, 這與公司全面發展策略中提出的為包括ARM, Cadence/Tensilica, CEVA和MIPS在內的任何處理器架構提供整合化調試與開發解決方案一致.
晶心科技的內核都基於高性能的AndeStar™ V5 32位及64位架構, 與UltraSoC的合作夥伴關係將使客戶在使用Andes V5 N25及NX25處理器時, 可以去選擇並整合先進的嵌入式分析功能. 使用晶心科技高性能32位及64位處理器內核的客戶, 可以在RISC-V處理器追蹤功能之外, 還能夠去利用UltraSoC的SoC分析與調試IP, 這些功能結合在一起就給SoC設計師帶來了全面的可視性, 不僅可以觀察內核的性能, 而且還可以觀察整個系統的運行.
晶心科技已經採用RISC-V來作為AndeStar V5 即其第五代處理器的架構, 並發布了其AndesCore™系列可配置處理器IP系列中的兩款高端處理器: 32位的N25及64位的NX25. 兩種產品都基於RISC-V, 且實際性能都超過3.4 CoreMark/MHz, 而邏輯門數則分別低至30K (N25) 和50K (NX25) , 在採用台積電 (TSMC) 的28nm HPC工藝時的最高時鐘時鐘頻率為1.1GHz. N25和NX25都是高速控制任務的理想選擇, 而用戶在選擇其中任意一款內核之後, 都能夠從其中可利用的UltraSoC嵌入式智能中獲益.
晶心科技首席技術官兼資深研發副總經理蘇泓萌博士表示: '鑒於其超乎尋常的性能/功耗比, 靈活的配置及全面的支援工具, N25及NX25 AndesCore處理器被我們的客戶廣泛選用. 選擇UltraSoC來作為嵌入式分析, 追蹤和驗證領域內的優先合作夥伴, 將給我們的客戶提供一種先進的開發環境, 其中包括在不打擾目標行為的情況下對SoC內部運行及處理器執行情況進行的深入觀察. UltraSoC已經證明自己正致力於RISC-V生態系統的開發, 因而它顯然是我們V5 RISC-V架構的最佳合作夥伴. 我們正欣然攜手服務多家共同的客戶, 他們採用晶心科技的Andes N25/NX25處理器以及UltraSoC的IP和追蹤解決方案來滿足其要求很高的應用. '
UltraSoC首席執行官Rupert Baines表示: '很高興我們能夠與晶心科技共同致力於其創新的RISC-V處理器內核, 並攜手幫助雙方共同的客戶發揮其領先的V5 AndeStar架構的優勢, 並使客戶利用UltraSoC的SoC分析及調試IP和處理器追蹤能力去全面的了解系統, 從而去實現設計. '
RISC-V是一種開放指令集架構, 在最初由加州大學伯克利分校開發後, 現已快速地被廣泛採用. UltraSoC和晶心科技都是RISC-V基金會的活躍成員, 並在RISC-V的開發中扮演了積極的角色. 兩家公司都參加了所有的RISC-V大會, 同時也都將參加於巴塞羅那舉辦的第八屆RISC-V大會.
UltraSoC致力於提供一種最佳工具, 來幫助複雜系統的設計人員對硬體和軟體的性能同時進行高價值深入觀察, 這種觀察追蹤可以覆蓋整個電子系統, 尤其重要的是這種觀察分析功能還可在產品實際運行中發揮作用, 而不只是在設計階段; 由此帶來的好處是可以顯著地改善其安全性, 防護能力, 性能和功耗. 設計人員能夠去監測和理解硬體及軟體協同工作時情況, 並即使在晶片已經被植入到一個整體系統設計後都可對系統進行微調. 採用UltraSoC的嵌入式分析技術可以將開發成本降低25%, 並在避免重新設計和縮短產品上市時間等方面實現極大的成本節省並創造競爭優勢.