極性前向糾錯 (Forward Error Correction, FEC) 碼被用於高性能5G系統中的控制通道. AccelerComm的極化碼解決方案基於一種獨特的存儲架構, 可在正確的時間將正確的資訊傳送給正確的處理單元, 從而改善硬體效率, 功率效率和延遲性. 隨著這款IP適用於Achronix Speedcore eFPGA陣列結構, 可實現比其它可選的, 基於軟體的方法更低的功耗和更高的吞吐量. 在搭載了eFPGA的特定用途整合電路 (ASIC) 或系統級晶片 (SoC) 中實例化極化碼IP, 可使整合化解決方案具有最小的通信延遲和最低的功耗.
'我們非常高興能夠與AccelerComm合作, 來進一步豐富Achronix的合作夥伴計劃, ' Achronix產品規劃和業務發展高級總監Mike Fitton說道. '通過在我們的eFPGA中將AccelerComm行業領先的極化碼實現實例化, 能夠支援搭載了Speedcore eFPGA的ASIC和SoC通過更新來支援全新標準. 我們看到, 對新需求和新興標準進行靈活再編程的能力, 將成為高性價比的部署5G的基本條件. '
Achronix和AccelerComm將繼續為未來的5G版本開發解決方案. '5G標準需要創新性的開發活動, 特別是需要開發超可靠, 低延遲通信和大規模機器類通信所需的新特性. ' AccelerComm董事長兼代理首席執行官Tom Cronk評論道. '5G Release 16規範中的這些新元素要求面向新出現的波形和新編碼進行創新. AccelerComm在IP工程中的卓越表現加上Achronix靈活的硬體加速產品組合, 可為客戶提供一種強大的手段來支援永不過時的通信基礎設施部署. '