Es wird berichtet, dass, wenn Paarung Cascade See nicht-flüchtiger Speicher 128 GB hat, 256GB und 512GB drei Kapazität.
Im nächsten Jahr wird die Xeon-Familie zu Cooper See Architektur aufgerüstet wird, ist noch 14nm, eine neue Generation von integriertem DLBoost Befehlssatz BFLOAT16.
Schließlich wird Eissee jetzt bestätigt, dass im Jahr 2020 Intels erste Generation 10nm CPU-Server-Code.
Zuvor war es der Nachfolger von Cannon Lake, aber Intel trennt nun die Consumer- und Enterprise-Architektur, und die zweite Generation der Consumer-Grade 10nm ist unbekannt.
Eine andere, vorher bekannt gewordene Roadmap (nicht offiziell bestätigt) zeigt, dass die Cascade Lake-SP die LGA3647-Schnittstelle verwendet und die Anzahl der Cooper Lake-SP-Schnittstellen 4.189 beträgt.
Es ist erwähnenswert, dass seit Google Xeon 2008 an Intel angepasst hat, mehr als 50% der Xeon-Chips, die heute ausgeliefert werden, von Intel entsprechend den Kundenanforderungen (wie Szenarien, Lasten) personalisiert werden.