Il est rapporté que, lors de l'accouplement mémoire non volatile Cascade du lac aura 128Go, 256Go et 512Go trois capacités.
L'année prochaine, la famille Xeon sera mis à jour à l'architecture Cooper Lake, est encore 14nm, une nouvelle génération d'instruction de DLBoost intégré mis BFLOAT16.
Enfin, Ice Lake est maintenant confirmé que, en 2020 la première génération du code serveur CPU 10nm Intel.
Auparavant, il était considéré comme le successeur de Cannon Lake, mais Intel sépare désormais les architectures grand public et d’entreprise, et la deuxième génération de 10 nm de qualité grand public est inconnue.
Une autre feuille de route divulguée précédemment (non officiellement confirmée) montre que le Cascade Lake-SP utilise l'interface LGA3647 et que le nombre d'interfaces Cooper Lake-SP atteindra 4 189.
Il convient de mentionner que depuis que Google a personnalisé Xeon à Intel en 2008, plus de 50% des puces Xeon expédiées aujourd'hui sont personnalisées par Intel en fonction des besoins des clients (scénarios, charges, etc.).