ข่าว

Jingxin Technology และ Multinational Design Supplier Alliance | จัดหาโซลูชันที่ครบถ้วน RISC-V

แอนดีสเทคโนโลยีที่เพิ่งเปิดตัว RISC-V การออกแบบที่ได้รับอนุญาตโครงการศูนย์บริการที่ได้ลงนามในสัญญาที่จะร่วมกันส่งเสริมอุตสาหกรรมและจำนวนของบริการออกแบบ ASIC / SoC ที่มีคุณภาพสูงและคาดว่าจะถึงการอนุมัติทั่วโลกลงนามโดยยี่สิบบริการออกแบบในอีกไม่กี่เดือนข้างหน้า วัตถุประสงค์ของศูนย์ได้รับการลงนามโดย RISC-V ที่ได้รับอนุญาตการออกแบบศูนย์บริการรวมถึง: ซิกที่ดินพระคุณหลักเซมิคอนดักเตอร์และวงจร จำกัด XtremeEDA (เรียงตามชื่อ บริษัท ) สัญญาอนุญาตจากคริสตัลหัวใจ RISC-V สำหรับโครงสร้างพื้นฐานด้านการประมวลผลที่เฉพาะเจาะจงของ IP หลักและจากนั้นให้บริการออกแบบปลายลูกค้าโดยหุ้นส่วนผู้มีอำนาจเพื่อให้เป็นระบบที่สมบูรณ์ของ RISC-V ออกแบบชิปประมวลผล

RISC-V เป็นมหาวิทยาลัยแห่งแคลิฟอร์เนียที่เบิร์กลีย์ร่างเปิดการเรียนการสอนชุดสถาปัตยกรรม (ISA) ซึ่งโดดเด่นด้วยความคล่องตัวที่จะสามารถแยกส่วนขยายขีดความสามารถในขณะที่มีความยืดหยุ่นและลักษณะของสถาปัตยกรรมแบบเปิดได้นำไปสู่การเติบโตอย่างรวดเร็วของระบบนิเวศ หลังจากที่ตั้งของ RISC-V มูลนิธิ RISC-V ISA CPU ดึงดูดความสนใจอย่างมากในด้านที่มีจำนวนของ บริษัท ระบบขนาดใหญ่และ IC บริษัท ออกแบบที่จะเข้าร่วม RISC-V ค่ายร่วมกันส่งเสริมเทคโนโลยี RISC-V ยังคงมีความคืบหน้า. เพราะ RISC -V ของคล่องตัวสถาปัตยกรรมที่ปรับขนาดของการใช้งานของมันรวมถึง ADAS, ไอ IOT, เครือข่าย, การจัดเก็บและอีกหลายพื้นที่ร้อนที่เกิดขึ้นกับระบบนิเวศและศักยภาพในการเติบโตระเบิดการพัฒนาที่ไร้ขีด จำกัด ในอนาคต

แอนดีสเทคโนโลยีมีมากกว่าสิบปีของการออกแบบพลังงานต่ำประสิทธิภาพสูง 32 และ 64 บิตแกนประมวลผลของประสบการณ์มืออาชีพในการฝังตัว AndesCore ™จัดส่งชิปหลักถึง 2500000000. ในฐานะที่เป็นสมาชิกผู้ก่อตั้งของ RISC-V คริสตัลหัวใจตำแหน่งว่าประสบการณ์ของการพัฒนานี้ในการพัฒนาของสถาปัตยกรรม RISC-V ในการสั่งซื้อเพื่อนำไปสู่ ​​RISC-V เข้าสู่ตลาดหลัก. เช่นชุดการเรียนการสอนสถาปัตยกรรมและข้อดีของเทือกเขาแอนดีและการพัฒนาที่ผ่านมาของ RISC-V สถาปัตยกรรมโรงหล่อเตาเผาจะสร้างคริสตัลหัวใจ RISC-V เข้ากันได้ของรุ่นที่ห้าของสถาปัตยกรรมครอบครัวชุดคำสั่ง AndeStar ™ V5. ที่ผ่านมาเจ็ด RISC-V Symposium ใน Silicon Valley, แอนดีสเทคโนโลยีการเรียนการสอนตามที่เสนอ DSP ชุด ฐาน RISC-ช่วยผู้จัดการใหญ่ขยายชุดคำสั่ง (Packed SIMD) ซึ่งเป็นคำสั่ง DSP ชุดจะขึ้นอยู่กับคำสั่งประมวลผลสัญญาณดิจิตอลตั้งเทือกเขาแอนดีผลิตภัณฑ์ที่ใช้เทคโนโลยีที่ประสบความสำเร็จ D10 และ D15 โปรเซสเซอร์ (DSP ของ ISA) ที่มานอกจากคริสตัลหัวใจ มีส่วนร่วมใน RISC-V ซอฟต์แวร์โอเพ่นซอร์ส; จากคอมไพเลอร์, ห้องสมุด, ดีบักเคอร์เนลลินุกซ์และซอฟต์แวร์อื่น ๆ ที่มาเปิดที่สำคัญหัวใจคริสตัลเป็นผู้ให้หลักไป RISC-V

32 AndesCore ™ N25 และ 64 ของ AndesCore ™ NX25 ที่มีการเรียนการสอน AndeStar ™ V5 ชุดจะขึ้นอยู่กับทั้งสองที่มีประสิทธิภาพและ RISC-V CPU หลักของการกำหนดค่าสูงตั้งแต่ไตรมาสที่สี่ของ 2017 เปิดตัว ในประสิทธิภาพสูงและใช้พลังงานต่ำและพื้นที่ขนาดเล็กเช่นประสิทธิภาพที่เหนือกว่าและได้รับความกังวลอย่างกว้างขวางในอุตสาหกรรมและยินดีต้อนรับ. N25 มีคริสตัลหัวใจและ CPU ระบบย่อยแพลตฟอร์ม NX25SoC และเมทริกซ์รถบัส (รถบัสเมทริกซ์) และก่อนรวม IP อุปกรณ์ต่อพ่วง ( ก่อนรวม) เพื่อที่จะลดความซับซ้อนของวิศวกรด้านการออกแบบสำหรับการถ่ายโอนระบบและบูรณาการได้อย่างรวดเร็วเริ่มต้นการออกแบบ SoC. ที่จะเล่นอย่างเต็มที่เพื่อประสิทธิภาพ N25 และ NX25 ที่เทือกเขาแอนดีนอกจากนี้ยังมีการเพิ่มประสิทธิภาพสูงคอมไพเลอร์และสภาพแวดล้อมการพัฒนาแบบบูรณาการเต็มรูปแบบ (IDE) . เพื่อช่วยให้ลูกค้าเพิ่มศักยภาพการแข่งขันของผลิตภัณฑ์ที่สิ้นสุดในเวลาที่สั้นที่สุดในนอกจากนี้คริสตัลหัวใจวางแผนสำหรับไตรมาสที่สามของปีนี้จะยังคงเปิดตัวสี่ขึ้นอยู่กับสถาปัตยกรรม RISC-V, การสนับสนุนจุดลอยและล่าสุดลินุกซ์ CPU Cores: N25F, A25, NX25F และ AX25

แกนหลัก RISC-V ได้รับการรับรองโดยไต้หวันจีนสหรัฐอเมริกาและลูกค้ารายอื่น ๆ และจะยังคงขยายความร่วมมือกับผู้ให้บริการด้านการออกแบบที่มีคุณภาพเพื่อจัดหาพลังงานจลน์ใหม่ ๆ เพื่อการพัฒนาระบบผู้ใช้ขั้นปลายอย่างรวดเร็ว บรรลุเป้าหมายของ Time to market

2016 GoodChinaBrand | ICP: 12011751 | China Exports