RISC-V é a Universidade da Califórnia em Berkeley, elaborou uma arquitetura aberta conjunto de instruções (ISA), que se caracteriza por simplificada, pode ser modular, escalável, enquanto sua flexibilidade característica e arquitetura aberta levou a um rápido crescimento do ecossistema após o estabelecimento da RISC-V Foundation, RISC-V ISA CPU atraiu grande atenção no campo, há uma série de grandes empresas de sistemas e empresas de design IC para se juntar acampamento RISC-V promover conjuntamente a tecnologia RISC-V continua a progredir. Porque RISC -V da arquitetura simplificada e escalável de suas aplicações incluem ADAS, AI, a Internet das coisas, Networking, Storage, e um número de outra área quente emergente, com seu ecossistema e potencial de crescimento explosivo, o seu futuro ilimitado desenvolvimento.
Andes Tecnologia tem mais de dez anos de design de baixo consumo de energia, de alta performance de 32 e núcleo do processador 64-bit de experiência profissional para os embarques de chips núcleo AndesCore ™ incorporados atingiu 2,5 bilhões. Como membro fundador da RISC-V coração de cristal de posicionamento que esta experiência de desenvolvimento para o desenvolvimento da arquitetura RISC-V, a fim de levar o RISC-V no mercado mainstream. por exemplo, a arquitetura conjunto de instruções e as vantagens dos Andes e desenvolvimento passado do RISC-V arquitetura Rong fundido numa fornalha, para a construção de um coração de cristal RISC-V compatível da quinta geração do conjunto de instruções arquitectura família AndeStar ™ V5. recente no sétimo RISC V-Simpósio em Silicon Valley, Andes Tecnologia como proposto conjunto de instruções DSP base de RISC-VP- que se estende de um conjunto de instruções (Embalado SIMD), que é o conjunto de instruções DSP baseia-se numa instrução do processador de sinal digital definido Andes produtos de tecnologia bem sucedida D10 e D15 processador (DSP ISA) derivada Além disso, coração cristal participar activamente em software de fonte aberta RISC-V, a partir do compilador, bibliotecas, depurador para o kernel do Linux e outros softwares de código aberto importante, coração de cristal são os principais contribuintes para o RISC-V.
32 de AndesCore ™ N25 e 64 de AndesCore ™ NX25 que é AndeStar ™ conjunto de instruções V5 é baseada nestes dois poderoso e RISC-V núcleo CPU de altamente configurável, uma vez que o quarto trimestre de 2017 divulgou seu no de alto desempenho, baixo consumo de energia e pequena área, tais como o desempenho superior e tem sido uma preocupação generalizada na indústria e bem-vindo. N25 também oferece coração de cristal e subsistema de CPU plataforma NX25SoC ea matriz de ônibus (matriz de ônibus) e pré-integrada IP periférica ( pré-integrado), a fim de simplificar os engenheiros de projeto para a transferência e integração para iniciar rapidamente projetos SoC sistema. para desempenhar plenamente o desempenho N25 e NX25, o Andes também fornece compilador altamente otimizado e ambiente de desenvolvimento integrado full-featured (IDE), . para ajudar os clientes a aumentar a competitividade de seus produtos finais no menor tempo possível, além disso, coração de cristal prevista para o terceiro trimestre deste ano para continuar o lançamento de quatro baseado na arquitetura RISC-V, suporte de ponto flutuante e as últimas Linux CPU Cores: N25F, A25, NX25F e AX25.
O núcleo central do RISC-V foi adotado por Taiwan, China, Estados Unidos e outros clientes, e continuará a expandir sua aliança com provedores de serviços de design de qualidade para fornecer nova energia cinética para o rápido desenvolvimento de sistemas de usuários finais. Alcança o objetivo do tempo de mercado.