RISC-V die University of California in Berkeley ist, entworfen eine offene Befehlssatzarchitektur (ISA), die durch rationalisieren gekennzeichnet ist, kann es sein, modulare, skalierbare, während seine charakteristische Flexibilität und offene Architektur zu einem schnellen Wachstum Ökosystem geführt haben nach der Gründung der RISC-V-Stiftung, RISC-V ISA CPU große Aufmerksamkeit auf dem Gebiet angezogen, gibt es eine Reihe von großen Systemen Unternehmen und IC-Design-Unternehmen RISC-V Lager gemeinsam fördert die RISC-V-Technologie schreitet weiter voran zu kommen. Da RISC -V von schlanker, skalierbare Architektur seiner Anwendungen umfasst ADAS, AI, IoT, Networking, Storage, und eine Reihe von anderen Schwellen heißen Bereich, mit seinem Ökosystem und explosivem Wachstumspotenzial, seine zukünftigen Entwicklung keiner Grenzen gesetzt.
Andes Technology verfügt über mehr als zehn Jahre Design-Low-Power, High-Performance-32- und 64-Bit-Prozessorkerne Berufserfahrung in den eingebetteten AndesCore ™ Sendungen Core-Chips erreichte 2,5 Milliarden. Als Gründungsmitglied von RISC-V Positionierung Kristallherz, dass diese Entwicklung Erfahrung in der Entwicklung von RISC-V-Architektur, um den RISC-V in den Mainstream-Markt zu führen. beispielsweise der Befehlssatzarchitektur und Vorteile der Anden und Vergangenheit Entwicklung von RISC-V Architektur Rong warf einen Ofen, ein kompatibles RISC-V Kristallherz der fünften Generation der Befehlssatzarchitektur Familie AndeStar ™ V5. auf dem jüngsten siebten RISC-V-Symposium in Silicon Valley, Anden-Technologie wie vorgeschlagen DSP-Befehlssatz zu konstruieren RISC-VP- Basis eine Reihe von Anweisungen (Packed SIMD) erstreckt, die der DSP-Befehlssatz ist, basiert auf einem digitalen Signalprozessor-Befehlssatz Andes erfolgreiche Technologieprodukte D10 und D15-Prozessor (DSP ISA) abgeleitet Ferner Kristallherz aktiv an RISC-V Open-Source-Software, vom Compiler, Bibliotheken, Debugger an den Linux-Kernel und andere wichtige Open-Source-Software, Kristallherz sind die Hauptursache für den RISC-V.
32 von AndesCore ™ N25 und 64 der AndesCore ™ NX25 die AndeStar ™ V5 Befehlssatz basiert auf diesen beiden leistungsfähige und RISC-CPU-Kern V von in hohem Maße konfigurierbar, da das vierte Viertel 2017 veröffentlicht seinen in High-Performance, geringe Leistungsaufnahme und kleinen Bereich, wie zum Beispiel eines überlegene Leistung und hat weit verbreitete Sorge in der Branche und willkommen gewesen. N25 bietet auch Kristallherz und NX25SoC Plattform CPU-Subsystem und die Bus-Matrix (Bus-Matrix) und vorintegrierte Peripherie IP ( vorintegrierte), um die Design-Ingenieure für Systemtransfer und die Integration zu schnell SoC-Designs beginnen zu vereinfachen. die Leistung N25 und NX25 vollständig zu spielen, auch die Anden hoch optimierten Compiler und voll funktionsfähige integrierte Entwicklungsumgebung (IDE) bieten, . N25F,: die Einführung von vier basierend auf RISC-V-Architektur, Floating-Point-Unterstützung und die neuesten Linux-CPU Cores Kunden erhöhen die Wettbewerbsfähigkeit ihrer Endprodukte in der kürzest möglichen Zeit zusätzlich Kristallherz für das dritte Quartal dieses Jahres geplant, um fortzufahren A25, NX25F und AX25.
Der Kern des RISC-V-Kerns wurde von Taiwan, China, den Vereinigten Staaten und anderen Kunden übernommen und wird seine Allianz mit Anbietern von Qualitätsdesigndiensten weiter ausbauen, um neue kinetische Energie für die schnelle Entwicklung von Endbenutzersystemen bereitzustellen. Es erreicht das Ziel der Time to Market.