RISC-V est l'Université de Californie à Berkeley, a rédigé une architecture de jeu d'instructions ouvert (ISA), qui se caractérise par rationalisée, il peut être modulaire, évolutive, alors que sa flexibilité caractéristique et l'architecture ouverte a conduit à l'écosystème de croissance rapide après la création de la Fondation RISC-V, CPU RISC-V ISA a attiré une grande attention dans le domaine, il y a un certain nombre de grandes entreprises de systèmes et sociétés de conception de circuits intégrés pour rejoindre le camp RISC-V promouvoir conjointement la technologie RISC-V continue de progresser. Parce que RISC -V d'architecture simplifiée et évolutive de ses applications comprennent ADAS, AI, IdO, réseau, stockage, et un certain nombre d'autres zone chaude émergents, avec son écosystème et le potentiel de croissance explosive, sans limites de son développement futur.
Andes La technologie a plus de dix ans de conception de faible puissance, haute performance et 32- cœur de processeur 64 bits d'expérience professionnelle dans les expéditions de puce de base intégrés AndesCore ™ atteint 2,5 milliards. En tant que membre fondateur de V-RISC positionnement coeur de cristal que cette expérience de développement dans le développement de l'architecture RISC-V afin de diriger l'architecture RISC V dans le marché grand public. par exemple, l'architecture de jeu d'instructions et les avantages du développement des Andes et au-delà de RISC-V l'architecture Rong jeta un four, pour construire un cœur de cristal RISC-V compatible de la cinquième génération de l'architecture jeu d'instructions famille AndeStar ™ V5. lors de la récente septième Symposium RISC-V dans la Silicon Valley, Andes technologie comme jeu proposé d'instructions DSP la base RISC-VP- l'extension d'un ensemble d'instructions (paniers SIMD), qui est le jeu d'instructions de DSP sont basées sur une instruction de processeur de signal numérique réglé produits de technologie réussie Andes D10 et le processeur de D15 (DSP ISA) dérivée en outre, le coeur de cristal participer activement à un logiciel open-source V-RISC, du compilateur, bibliothèques, débogueur au noyau Linux et d'autres importants logiciels open source, coeur de cristal sont les principaux contributeurs à la V-RISC.
32 de AndesCore ™ N25 et 64 de AndesCore ™ NX25 qui est jeu d'instructions V5 AndeStar ™ est basé sur ces deux CPU core puissant et RISC-V hautement configurable, depuis le quatrième trimestre de 2017 a publié son en haute performance, de faible puissance et un petit espace, comme une performance supérieure et a été inquiétude généralisée dans l'industrie et bienvenue. N25 offre également le cœur de cristal et la plate-forme de NX25SoC sous-système CPU et la matrice de bus (matrice de bus) et pré-intégré IP périphérique ( pré-intégré), afin de simplifier les ingénieurs de conception pour le transfert du système et l'intégration de démarrer rapidement SoC. pour jouer pleinement à la performance N25 et NX25, les Andes fournit également compilateur optimisé et l'environnement de développement intégré complet (IDE), . pour aider les clients à accroître la compétitivité de ses produits finis dans les plus brefs délais, en plus, coeur de cristal prévu pour le troisième trimestre de cette année pour poursuivre le lancement de quatre basé sur une architecture RISC-V, prise en charge à virgule flottante et la dernière Linux CPU Cores: N25F, A25, NX25F et AX25.
Le cœur de RISC-V a été adopté par Taiwan, la Chine, les États-Unis et d’autres clients et continuera à étendre son alliance avec des fournisseurs de services de conception de qualité afin de fournir une nouvelle énergie cinétique pour le développement rapide des systèmes utilisateurs finaux. Il atteint l'objectif de Time to market.