RISC-V是加州柏克莱大学起草的一个开放式的指令集架构(ISA), 其特点是精简, 可模块化, 可扩充. 而其弹性及开放式架构的特性已带动生态系快速的成长. 在RISC-V基金会成立之后, RISC-V ISA在CPU领域引起高度瞩目, 目前已有多家大型系统公司及IC设计公司加入RISC-V阵营共同推动RISC-V技术继续的发展. 由于RISC-V之精简, 可扩展之架构, 其应用包含ADAS, AI, IoT, Networking, Storage以及其他多项新兴热门领域, 配合其具有爆发成长潜能之生态系, 其未来发展不可限量.
晶心科技具有十余年设计低功耗, 高效能32/64位处理器核心之专业经验, 内嵌AndesCore™核心之芯片出货量也已达25亿颗. 身为RISC-V的创始会员, 晶心的定位是将此丰富开发经验带入RISC-V架构的开发中, 以带领RISC-V进入主流市场. 举例来说, 晶心将过去发展的指令集及系统架构优势与RISC-V架构镕铸一炉, 建构出兼容于RISC-V的晶心第五代指令集架构家族AndeStar™ V5. 在近日硅谷的第七届RISC-V研讨会上, 晶心科技提出了DSP 指令集作为RISC-VP-延伸指令集 (Packed SIMD)的基础, 该DSP指令集乃基于晶心科技成功的产品D10及D15处理器的数字信号处理器指令集(DSP ISA)衍生而来. 此外, 晶心积极参与RISC-V开源软件; 从编译程序, 链接库, 除错器到Linux核心等重要开源软件, 晶心都是RISC-V的主要贡献者.
32位之AndesCore™ N25和64位之AndesCore™ NX25 即以AndeStar™ V5指令集为基础. 这两个功能强大且高度可配置之RISC-V CPU核心, 自从2017年第四季发布以来, 因其在高效能, 低功耗和小面积等卓越表现而受到了业界广泛的关注与欢迎. 晶心还提供N25和NX25SoC平台, 可将CPU子系统与总线矩阵(bus matrix)和周边IP预先整合(pre-integrated), 以便简化设计工程师进行系统转移和集成, 从而快速启动SoC设计. 为了完整发挥N25和NX25的效能, 晶心还提供高度优化的编译程序及功能完整的整合开发环境(IDE), 以帮助客户在最短时间增加其终端产品的竞争力. 除此之外, 晶心计划于今年第三季继续推出四款基于RISC-V架构, 支持浮点运算及Linux之最新CPU Cores: N25F, A25, NX25F及AX25.
晶心所推出之RISC-V核心已经获得台湾, 中国大陆, 美国等多个客户采用, 也将持续扩大与优质设计服务供货商之结盟计划, 以提供终端客户系统快速开发之全新动能, 协助其达到Time to market之目标.