ข่าว

X86 ไม่สามารถเล่นได้หรือไม่ยุโรปนับพันล้านเท่าของการคำนวณแบบซุปเปอร์หรืออาร์มและแบนเนอร์ RISC-V 扛

บทคัดย่อ: ในเดือนมีนาคมปีนี้คณะกรรมาธิการยุโรปได้ประกาศเปิดโครงการ European Processor ชุดแรกของระบบและตัวเร่งความเร็วของ HPC ในยุโรปจะได้รับการออกแบบและพัฒนาโดยอาศัยการออกแบบร่วมกันเมื่อเร็ว ๆ นี้แผน HPC on-chip and accelerators เปิดเผยว่า HPC ระบบบนชิปใช้สถาปัตยกรรมอาร์เรย์ชิปเร่งหรือสถาปัตยกรรม RISC-V

ตั้งค่าข่าวเครือข่ายขนาดเล็ก (text / Xiaobei) ในช่วงไม่กี่ปีที่ผ่านมายุโรปอยู่ระหว่างการคำนวณค่าคอมมิชชั่นคณะกรรมาธิการยุโรปหวังว่าจะใช้ซูเปอร์คอมพิวเตอร์และฐานข้อมูลที่สอดคล้องกันโดยใช้กำลังประมวลผลนับหมื่นล้านครั้งต่อวินาทีจาก 2022 ถึง 2023 สิ่งอำนวยความสะดวกและวางแผนที่จะทำให้คอมพิวเตอร์ของพวกเขามีอำนาจเหนือระดับเหนือ 2026 ~ 2027

ในปีนี้ยุโรปยังคงเพิ่มรหัสสำหรับไมโครโพรเซสเซอร์ supercomputer ที่พัฒนาตนเอง

ในเดือนมีนาคมปีนี้คณะกรรมาธิการยุโรปได้ประกาศเปิดโครงการ European Processor Program (EPI) เพื่อออกแบบและพัฒนาไมโครโพรเซสเซอร์พลังงานต่ำและนำออกสู่ตลาดโปรแกรมนี้รวม 23 บริษัท จาก 10 ประเทศในยุโรป Partners และผู้เชี่ยวชาญจากทุกสาขาวิชาชีวิตพวกเขาจะออกแบบและพัฒนาระบบและตัวเร่งปฏิกิริยา HPC ในยุโรปครั้งแรกโดยใช้โซลูชันการออกแบบร่วมกันส่วนประกอบทั้งหมดจะถูกนำมาใช้และตรวจสอบบนระบบต้นแบบที่จะเป็นอิสระในยุโรป รากฐานของคอมพิวเตอร์หลายหมื่นชิ้น EPI เป็นส่วนหนึ่งของ European Joint Computing Joint Venture (EuHPC-JU) ซึ่งเป็นผู้รับผิดชอบโครงการโปรเซสเซอร์

ในเดือนมิถุนายนคณะกรรมาธิการยุโรปเสนอการจัดตั้งโครงการแรกของสหภาพยุโรป 'ดิจิตอลของยุโรปที่มีให้กับ $ 9.2 พันล้านยูโร 2.7 พันล้านยูโรจะถูกใช้สำหรับซูเปอร์คอมพิวเตอร์และการประมวลผลข้อมูล

เดือนที่ผ่านมาบาร์เซโลนาศูนย์ซูเปอร์คอมพิวเตอร์ศาสตราจารย์แม Valero เปิดเผยแผนการบางอย่างสำหรับประมวลผลประสิทธิภาพสูง (HPC) ระบบบนชิปและคันเร่งในคำพูดของเขา

ของ 'วิสัยทัศน์' สองชิปมีดังนี้ตามระบบ (CPU สากล) บนสถาปัตยกรรมแขนของภาพยนตร์ HPC รุ่นแรกที่จะนำเข้ารุ่นก่อนหน้าคอมพิวเตอร์ Exascale ใน 2021 ~ 2022 รุ่นที่สองจะได้รับการแนะนำอย่างเป็นทางการในหนึ่งร้อย ล้านล้านล้านระบบคอมพิวเตอร์ครั้ง; RISC-V-based สถาปัตยกรรมชิปคันเร่งยังจะได้รับทั้งสองรุ่นของผลิตภัณฑ์

มีรายงานว่ารุ่นที่สามระบบบนชิปจะพร้อมใน 2024 ~ 2025 พร้อมที่จะเร่งบูรณาการของแกน CPU วัตถุประสงค์ทั่วไปและเมล็ดจะถูกนำไปใช้กับภาคอุตสาหกรรมยานยนต์. แต่แม Valero คำอธิบายสั้นมากในการประมวลผลซึ่งแสดงให้เห็นจากด้านข้างของโปรแกรม บางทีความคิดเบื้องต้นการวางแผนโดยละเอียดยังไม่ได้รับการพิจารณา

หน่วยประมวลผล EPI ผู้รับผิดชอบได้กล่าวว่าสถาปัตยกรรมแขนเป็นหนึ่งในหน่วยประมวลผลทางเลือก HPC, ขณะนี้อยู่ในขั้นตอนการเจรจาต่อรองที่คาดว่าจะประกาศรายละเอียดของการวางแผนการผลิตในเดือนสิงหาคม

สิ่งหนึ่งที่จะต้องทราบโครงการศูนย์ซูเปอร์คอมพิวเตอร์บาร์เซโลนา 'Mont-Blanc โครงการคือการใช้สถาปัตยกรรม ARM Cortex-A15 ที่จะสร้างนี้เป็นครั้งแรกที่พยายามแขนประมวลผลประสิทธิภาพสูง (HPC)

ซูเปอร์คอมพิวเตอร์ Mont-Blanc

ผู้อำนวยการโครงการฟิลิปป์ Notton EPI กล่าวว่า Mont-Blanc 2020 โครงการ IP จะถูกนำกลับมาใช้ในโครงการ EPI มีจุดประสงค์เพื่อการค้า. นอกจาก IP จากโครงการ Mont-Blanc 2020 โครงการ EPI จะใช้ IP ภายนอกและตนเอง เร่งวิจัยและผลิตภัณฑ์อื่น ๆ. ดังนั้นแผน EPI เป็นอย่างมากน่าจะนำมาใช้สถาปัตยกรรมแขน

เจ้าหน้าที่โครงการ EPI กล่าวว่าแม้ว่าโหยหายุโรปสำหรับการพัฒนาตนเองของ SoC แต่การแสวงหาเต็ม 'ประชาคมยุโรป' คือไม่จริงเพราะขาดเทคโนโลยีในท้องถิ่นเช่น CPU และหน่วยความจำ. นี่คือเหตุผลว่าทำไมเราต้องการที่จะพัฒนาตัวเร่ง RISC-V-based RISC-V มีเครื่องมือพร้อมทำบางอย่างและคำแนะนำที่เราไม่จำเป็นต้องเริ่มต้นจากรอยขีดข่วน แต่น่าเสียดายที่มันไม่ได้ถึงระดับของ HPC การผลิตซึ่งจะใช้เวลา

มีรายงานว่ายุโรปจะพัฒนาตัวควบคุมหน่วยความจำบนเครือข่ายชิพ (NOC) การจัดการพลังงานและเทคโนโลยีการเชื่อมต่อสำหรับระบบคอมพิวเตอร์หลายพันล้านเครื่อง แต่หน่วยความจำจะใช้หน่วยความจำ HBM3 ที่ไม่ได้เก็บรักษาข้อมูลการวิจัยและพัฒนาของโครงการ EPI จะมีเฉพาะโปรเซสเซอร์ SDK / คอมไพเลอร์และซอฟต์แวร์อื่น ๆ

2016 GoodChinaBrand | ICP: 12011751 | China Exports