माइक्रो नेटवर्क समाचार (पाठ / छोटे उत्तर) सेट करें हाल के वर्षों में, यूरोप सुपर कम्प्यूटिंग मामले में बाहर बिछाने के लिए जारी है। यूरोपीय आयोग के वर्षों में इसी डेटा बेस और प्रति अरब अरब गुना क्षमता की गणना करने के एक सुपर कंप्यूटर को तैनात करना चाहता है 2022 2023 के लिए सुविधाओं और योजनाओं से ऊपर स्तर से आगे 2026 ~ 2027 कंप्यूटिंग शक्ति बनाने के लिए।
इस साल हम यूरोप में अधिक वजन के लिए सुपर कंप्यूटर माइक्रोप्रोसेसरों के आत्म विकास को बढ़ावा देने के लिए जारी है।
इस वर्ष मार्च में, यूरोपीय आयोग ने यूरोपीय प्रोसेसर प्रोग्राम (ईपीआई) को कम-शक्ति माइक्रोप्रोसेसर को सहयोग और डिजाइन करने और इसे बाजार में लाने के लिए लॉन्च करने की घोषणा की। कार्यक्रम 10 यूरोपीय देशों से 23 कंपनियों को एक साथ लाता है। साझेदार, और जीवन के सभी क्षेत्रों के विशेषज्ञ। वे एक सहयोगी डिजाइन समाधान के माध्यम से पहले यूरोपीय एचपीसी सिस्टम-ऑन-चिप्स और त्वरक को डिजाइन और विकसित करेंगे। सभी घटकों को प्रोटोटाइप सिस्टम पर लागू और मान्य किया जाएगा जो यूरोप में पूरी तरह से स्वायत्त होगा। अरबों कंप्यूटरों की नींव। ईपीआई यूरोपीय उच्च प्रदर्शन कंप्यूटिंग संयुक्त उद्यम (यूयूएचपीसी-जेयू) का हिस्सा है, जो प्रोसेसर परियोजनाओं के लिए ज़िम्मेदार है।
जून में यूरोपीय आयोग यूरोपीय संघ का पहला 'डिजिटल यूरोप' परियोजना की स्थापना के 9.2 बिलियन $ यूरो जो 2.7 अरब यूरो सुपर कंप्यूटर और डाटा प्रोसेसिंग के लिए इस्तेमाल किया जाएगा के साथ प्रदान की जाती प्रस्ताव रखा।
एक महीने पहले, बार्सिलोना सुपरकंप्यूटिंग केंद्र, प्रोफेसर Mateo वलेरो एक चिप पर उच्च प्रदर्शन कंप्यूटिंग (एचपीसी) प्रणाली के लिए कुछ योजनाओं और अपने भाषण में त्वरक का पता चला।
दो चिप्स 'दृष्टि' का इस प्रकार हैं: एचपीसी फिल्म की शाखा वास्तुकला के आधार पर प्रणाली (यूनिवर्सल सीपीयू), 2021 ~ 2022 में पिछली पीढ़ी exascale कंप्यूटर आयात करने के लिए पहली पीढ़ी, दूसरी पीढ़ी के आधिकारिक तौर पर एक सौ में पेश किया जाएगा लाख लाख लाख बार कंप्यूटर सिस्टम; RISC-वी आधारित त्वरक चिप वास्तुकला, यह भी उत्पादों की दो पीढ़ियों से गुजरना होगा।
ऐसा लगता है कि तीसरी पीढ़ी प्रणाली-ऑन-चिप तैयार 2024 ~ 2025 सामान्य प्रयोजन सीपीयू कोर और कर्नेल के एकीकरण में तेजी लाने के लिए तैयार है, ऑटोमोटिव क्षेत्र के लिए लागू किया जाएगा। हालांकि, Mateo वलेरो प्रोसेसर की बहुत संक्षिप्त विवरण है, जो की ओर से पता चलता है, कार्यक्रम शायद सिर्फ एक प्रारंभिक विचार, विस्तृत योजना बना काम नहीं किया।
EPI प्रोसेसर जिम्मेदार व्यक्ति ने कहा है, शाखा वास्तुकला, विकल्प एचपीसी प्रोसेसर में से एक है बातचीत चरण में है, अगस्त में उत्पाद नियोजन के विवरण की घोषणा करने की उम्मीद है।
नोट करने के लिए एक बात है, बार्सिलोना सुपरकंप्यूटिंग केंद्र 'मॉंट ब्लॉन्क परियोजना' परियोजना शाखा कॉर्टेक्स-A15 वास्तुकला का उपयोग करने के बनाने के लिए है, यह पहला प्रयास शाखा उच्च प्रदर्शन कंप्यूटिंग (एचपीसी) है।

फिलिप Notton EPI कार्यक्रम निदेशक, ने कहा, मॉंट ब्लॉन्क 2020 परियोजना आईपी व्यावसायीकरण के उद्देश्य के साथ EPI परियोजना में दोबारा इस्तेमाल किया जाएगा। मॉंट ब्लॉन्क 2020 परियोजना से आईपी के अलावा, EPI परियोजना भी बाहरी IP और स्वयं का उपयोग करेगा अनुसंधान त्वरक और अन्य उत्पादों। इसलिए, EPI योजना बहुत संभावना शाखा वास्तुकला अपनाने है।
एक EPI परियोजना कर्मचारियों ने कहा कि हालांकि SoC के आत्म विकास, लेकिन एक पूर्ण 'Europeanisation' की खोज के लिए यूरोपीय तड़प ऐसे CPU और स्मृति के रूप में स्थानीय प्रौद्योगिकी, की कमी की वजह यथार्थवादी नहीं है। यही वजह है कि हम RISC-वी आधारित त्वरक का विकास करना चाहते हैं। RISC-वी कुछ रेडीमेड उपकरण और निर्देश दिए गए हैं, हम खरोंच से शुरू करने के लिए की जरूरत नहीं है, लेकिन दुर्भाग्य से, यह उत्पादन एचपीसी के स्तर है, जो कुछ समय लगेगा तक नहीं पहुंची है।
ऐसा लगता है कि यूरोप कंप्यूटर सिस्टम स्मृति नियंत्रक आत्म विकास, नेटवर्क exascale जाएगा चिप (एनओसी), ऊर्जा प्रबंधन, और कनेक्टिविटी प्रौद्योगिकी पर है, लेकिन स्मृति मौजूदा HBM3 स्मृति। आर एंड डी सामग्री का उपयोग करेगा EPI परियोजना भी शामिल है केवल प्रोसेसर, एसडीके / संकलनकर्ता और अन्य सॉफ्टवेयर।