ข่าว

การสนับสนุนนโยบายการสนับสนุนแรกของจีน | ยุคของการใช้ชิพเซ็ตการเรียนรู้ RISC-V?

เซี่ยงไฮ้ข้อมูลเศรษฐกิจเทศบาลคณะกรรมการเพิ่งออก "เซี่ยงไฮ้คณะกรรมการข้อมูลเศรษฐกิจเกี่ยวกับการพัฒนาประจำปี 2018 ชุดที่สองของซอฟต์แวร์เซี่ยงไฮ้และอุตสาหกรรมวงจรรวมของเงินทุนพิเศษ (วงจรรวมและการผลิตข้อมูลอิเล็กทรอนิกส์) ประกาศงานโครงการ" (ต่อไปนี้จะเรียกว่า "ทราบ") ซึ่งในคู่มือโปรแกรมมีทิศทางชิปประมวลผลบน RISC-V สถาปัตยกรรมชุดคำสั่งตาม. นี้เป็นครั้งแรกที่การสนับสนุน RISC-V ของนโยบายที่เกี่ยวข้องไม่ว่าจะเป็นการเปิดตัวของการส่งสัญญาณในเชิงบวกหรือไม่

การสนับสนุนครั้งแรกของจีนสำหรับ RISC-V นโยบาย

ตามที่ "แจ้งให้ทราบล่วงหน้า" ข้อกำหนดการรายงานต้องพบกับสี่เงื่อนไขรวมไปถึง: (ก) หน่วยการรายงานจะต้องตั้งค่าในเมืองให้เป็นไปตามกฎหมายและมีความสามารถที่จะเป็นอิสระแบกหน่วยความรับผิดทางแพ่งของรัฐในการดำเนินงานปกติประวัติเครดิตที่ดีในทิศทางเดียวกับอุตสาหกรรมการพัฒนาที่มุ่งเน้น ที่มีความสามารถที่สอดคล้องกับการดำเนินการโครงการก่อสร้าง (ii) ประกาศเนื้อหาโครงการต้องอยู่ในโครงการช่วงแนวทาง (ค) หน่วยที่รายงานจะต้องเป็นจริงทางวิทยาศาสตร์ดำเนินการทางเศรษฐกิจรายละเอียดทางเทคนิคที่เกี่ยวข้องและกองทุนสำรองเลี้ยงจะต้องประสบความสำเร็จ (ง) แต่ละรอบการดำเนินโครงการในปีที่สอง (2018.7.1-2020.6.30)

เฉพาะเจาะจงกับคู่มือโครงการตามทิศทางของโปรเซสเซอร์ชิปเซ็สถาปัตยกรรม RISC-V คำสั่ง "แจ้ง" สิ่งที่แนบมา "2018 ชุดที่สองของซอฟต์แวร์เซี่ยงไฮ้และบูรณาการอุตสาหกรรมวงจรของเงินทุนพิเศษ (แผงวงจรอิเล็กทรอนิกส์และข้อมูลการผลิตส่วน) โครงการ Guide "ฯ :

RISC-V รองรับชุดคำสั่งสถาปัตยกรรมแบบ 32 บิตและสูงกว่าการพัฒนาชิปประมวลผลและอุตสาหกรรมเมล็ดจะต้องมีสิทธิในทรัพย์สินทางปัญญาที่เป็นอิสระ

ทิศทาง: สำหรับอินเทอร์เน็ตของสิ่งและประยุกต์ใช้ในอุตสาหกรรมที่มีประสิทธิภาพที่ดีเยี่ยมพลังงานพื้นที่และตัวชี้วัดอื่น ๆ ที่ให้ความสำคัญกับโครงการที่มีข้อตกลงการใช้ที่ชัดเจนยอดขายสะสมของระยะเวลาการดำเนินโครงการไม่น้อยกว่า 20 ล้านหยวน

ทิศทางที่สอง: การใช้งานสำหรับเทอร์สมาร์ทโอเวอร์คล็อกที่ไม่น้อยกว่า 1GHz, ประสิทธิภาพการทำงานของไม่น้อยกว่า 1.5 DMIPS / MHz สนับสนุนสำหรับความแม่นยำสองการดำเนินงานจุดลอยสนับสนุนสำหรับระบบหลักปฏิบัติการเทคโนโลยีมัลติคอร์และการเชื่อมโยงกันแคชยอดขายสะสมของระยะเวลาการดำเนินงานโครงการ รายได้ไม่น้อยกว่า 10 ล้าน

แขนรู้สึกกดดัน

เซี่ยงไฮ้เป็นการพัฒนาเมืองที่สำคัญของอุตสาหกรรม IC ในประเทศที่รัฐบาลเซี่ยงไฮ้ได้รับการสนับสนุนอย่างแข็งขันในการพัฒนาแผงวงจรไฟฟ้าซึ่งอาจนำในเซี่ยงไฮ้ออกนโยบายที่สำคัญในการสนับสนุนการพัฒนาของ RISC-V. RISC-V ยังจะลดลงชุดคำสั่งที่มีอุปกรณ์มือถือในปัจจุบัน แขนที่ใช้ในชุดคำสั่งเมื่อเทียบคำแนะนำและ RISC-V ชุดสามารถนำมาใช้อย่างอิสระเพื่อวัตถุประสงค์ใด ๆ อนุญาตให้ทุกคนในการออกแบบ, การผลิตและการขายของชิป RISC-V และซอฟต์แวร์

แม้ว่าจะไม่ใช่ชุดคำสั่ง open source ชุดแรก แต่การพัฒนาล่าสุดของ RISC-V ดูเหมือนจะกดดัน Arm เมื่อปลายเดือนมิถุนายน ARM ได้ก่อตั้งเว็บไซต์ riscv-asics.com ขึ้นเพื่อพิจารณาถึงห้าสิ่งที่ควรพิจารณาก่อนที่จะออกแบบชิประบบ ธีมโจมตีการโจมตี RISC-V ในแง่ของค่าใช้จ่ายระบบนิเวศความเสี่ยงการกระจายตัวความปลอดภัยและการประกันการออกแบบอย่างไรก็ตาม RISC-V ยังได้ก่อตั้งเว็บไซต์ arm-asics.com ขึ้นเมื่อวันที่ 9 กรกฎาคมเพื่อตอบโต้ Arm เมื่อวันที่ 10 กรกฎาคม Arm ปิดไซต์โจมตีและออกแถลงการณ์ว่า "เว็บไซต์เดิมของเราถูกสร้างขึ้นเพื่อแสดงรายการปัจจัยสำคัญที่ต้องพิจารณาเกี่ยวกับผลิตภัณฑ์เชิงพาณิชย์ RISC-V ซึ่งออกแบบมาเพื่อให้เกิดการถกเถียงด้านอุตสาหกรรมที่รุนแรง ข้อมูล. แต่น่าเสียดายที่ผลของความตั้งใจเดิมของเราที่แตกต่างกันหน้านี้ไม่สอดคล้องกับวัฒนธรรมการทำงานร่วมกันของแขนเพื่อให้เรามีที่จะลบออก. ในความเป็นจริงหลายของพนักงานของเรายังบอกว่าพวกเขาไม่ชอบหน้า. แขนและ RISC-V เหตุการณ์ เพียงสองการแข่งขัน RISC พิภพผู้ก่อตั้งและซีอีโอตาลจางชีเราได้กล่าวว่า: 'แอพลิเคชัน IOT จะมาพร้อมกับเทคโนโลยีใหม่ RISC-V มีแนวโน้มที่จะเปลี่ยนแขนแขนของหลักสูตรจะไม่หายไป แต่ในเมือง IOT RISC-V กลายเป็นผู้เล่นที่สำคัญมากคือออกจากคำถาม. ดร. ตาลจางชีภายใต้การปกครองของมหาวิทยาลัยแคลิฟอร์เนียเบิร์กลีย์ศาสตราจารย์เดวิดแพตเตอร์สันที่จะมาในปี 2017 ได้รับรางวัลทัวริงทำยังเป็นหนึ่งในคน RISC-V

ยุคดีของชุดคำสั่ง RISC-V

แน่นอนว่าข้อมูลที่วัดที่ได้รับการรับรู้ของชิปต้นแบบ RISC-V ของตนมีความสัมพันธ์อย่างใกล้ชิด. ในปี 2011 ทีมวิจัยเบิร์กลีย์ออกแบบและดำเนินการแกนประมวลผล 64 บิตตามลำดับของการดำเนินการของชุดคำสั่งของ RISC V (ชื่อรหัสจรวด) และอยู่บนพื้นฐานของ 45nm กระบวนการ 28nm แผ่นไหลดำเนินการ 12 ครั้งมากกว่าจรวด 1GHz ความถี่ชิปเมื่อเทียบกับ ARM Cortex-A5, 10% ผลการดำเนินงานวัดที่มีประสิทธิภาพสูงในพื้นที่ 49%, พลังงานแบบไดนามิกต่อความถี่หน่วยเป็นเพียง 43% ข้อมูลเหล่านี้แสดงให้เห็น RISC จรวด -V แล้วมีศักยภาพในการแข่งขันหน่วยประมวลผลหลักที่ดี. ต่อมาทีมวิจัยเบิร์กลีย์เปิดตัวแล้วมาเปิดออกคำสั่งการดำเนินการหลัก BOOM (เครื่องเบิร์กลีย์ออกจากการสั่งซื้อ) ประสิทธิภาพการทำงานของ RISC-V สามารถเข้าถึงในแขน ระดับของการประมวลผลระดับ high-end. ปี 2015 ทีมวิจัยเบิร์กลีย์ที่เพิ่งเริ่มต้นก่อตั้ง SiFive เร่งการค้าของ RISC-วี

นอกจากนี้ในปี 2015 ซึ่งเป็นองค์กรที่ไม่แสวงหาผลกำไร RISC-V มูลนิธิ (RISC-V มูลนิธิ) ก่อตั้งขึ้นภายในสองปีจะได้ดึงดูดหลายร้อยหน่วยที่จะเข้าร่วมรวมทั้ง Google, Huawei, IBM, ไมครอน, Nvidia, Qualcomm, ซัมซุง, Western Digital ผู้นำประเทศและ University of California, Berkeley, MIT, มหาวิทยาลัยพรินซ์ตัน, ETH ซูริค, สถาบันเทคโนโลยีแห่งอินเดียอเรนซ์ในห้องปฏิบัติการแห่งชาติ Nanyang Technological University และสถาบันของคอมพิวเตอร์และสถาบันการศึกษาอื่น ๆ. บริษัท และสถาบันการวิจัยผ่าน RISC- V มูลนิธิสามารถมีส่วนร่วมในการเรียนการสอนการตั้งค่าสเปวิวัฒนาการและการพัฒนาของฮาร์ดแวร์และซอฟแวร์ระบบนิเวศ

สมาชิก RISC-V มูลนิธิ

RISC-V ได้กลายเป็นหน่วยบัญชาการแห่งชาติของอินเดียในปี 2554 อินเดียได้ดำเนินแผนยุทธศาสตร์ของโปรเซสเซอร์เพื่อระดมทุน 2-3 โครงการเพื่อพัฒนาหน่วยประมวลผลทั่วประเทศอาจารย์สองคนจากสถาบันเทคโนโลยีแห่งอินเดียซึ่งเป็นผู้สนับสนุนโครงการนี้ ภายใต้โครงการเปิดตัวโปรเซสเซอร์ SHAKTI พัฒนาเข้ากันได้กับหน่วยประมวลผล IBM PowerPC ในการสั่งซื้อที่จะได้รับการอนุมัติตามกฎหมายทีมงานโครงการ SHAKTI ร่วมมือกับไอบีเอ็มเจรจา แต่ล้มเหลวในการบรรลุข้อตกลงในครั้งนี้สอดคล้องกับกระแส RISC-V ในปี 2013 ความสำเร็จของซิลิกอนเพื่อ SHAKTI โครงการกลุ่มกอดละทิ้ง PowerPC RISC-V ยังปรับชั่วคราววัตถุประสงค์ของโครงการเพื่อการพัฒนา 6 รุ่นขึ้นอยู่กับแหล่งที่มาเปิดการเรียนการสอนการประมวลผล RISC-V แกนตั้ง. ปรับชั่วคราวนี้ไม่เพียง แต่ไม่ได้รับการตำหนิ แต่รัฐบาลอินเดียได้รับมากขึ้น สนับสนุนกองกำลังขนาดใหญ่. นอกจากนี้ในเดือนมกราคม 2016 มีการดำเนินการในระยะยาวซูเปอร์คอมพิวเตอร์การวิจัยขั้นสูงศูนย์คอมพิวเตอร์สำหรับการพัฒนาได้รับทุน $ 45 ล้านของอินเดียภาควิชาวิศวกรรมอิเล็กทรอนิกส์และเทคโนโลยีสารสนเทศเป้าหมายคือการพัฒนาชุดคำสั่ง 2GHz quad-core RISC-V-based Processor นอกจากนี้ในโครงการอื่นเกี่ยวกับเครื่องเร่งอนุมูลอิสระที่ได้รับการสนับสนุนจากรัฐบาลอินเดีย RISC-V ยังเป็นแกนหลักในการประมวลผลด้วยการสนับสนุนจากรัฐบาลอินเดีย โครงการที่เกี่ยวข้องเป็นจุดเริ่มต้นที่จะย้ายใกล้ชิดกับ RISC-V, RISC-V ได้กลายเป็นความจริงของชุดคำสั่งแห่งชาติของอินเดีย

นอกเหนือไปจากรัฐบาลอินเดียสหรัฐ DARPA อิสราเอลสำนักงานนวัตกรรมแห่งชาติยังเลือกขึ้นอยู่กับแพลตฟอร์ม RISC-V พัฒนาขึ้นเพื่อให้บริการธุรกิจแห่งชาติ. วันนี้ที่เซี่ยงไฮ้รัฐบาลแห่งชาตินอกจากนี้ยังเป็นครั้งแรกที่ให้การสนับสนุนสถาปัตยกรรมชิป RISC-V ซึ่งเป็นตัวแทนของ RISC-V ในประเทศจีน ถึงเวลาที่ดีแล้ว?

2016 GoodChinaBrand | ICP: 12011751 | China Exports