La primera política de China para apoyar RISC-V
Según el requisito de "notificación", una información necesaria para cumplir con cuatro condiciones, incluyendo: (a) unidades de reporte deben ser creada en la ciudad de acuerdo a la ley y tiene la capacidad de soportar de forma independiente unidad de responsabilidad civil, el estado de funcionamiento normal, un buen historial de crédito, en línea con las oriente hacia el desarrollo industrial, con la capacidad correspondiente para llevar a cabo proyectos de construcción; (ii) declarar el contenido del proyecto debe estar dentro del proyecto de directrices varían; (c) las unidades de reporte deben ser realistas, científicamente completar las especificaciones técnicas económicas pertinentes y de fondos debían ser alcanzados; (d) El período de implementación de cada proyecto es dentro de dos años (2018.7.1-2020.6.30).
Específico para la guía basado en proyectos la dirección del comando procesador conjunto de chips de arquitectura RISC-V, de "Notificación" adjuntos "2018 segundo lote de software Shanghai y las industrias de circuitos integrados de fondos especiales (circuitos integrados y la información electrónica sección de fabricación) proyecto La Guía dice:
Apoyar la I + D y la industrialización de chips de procesadores de 32 bits y superiores basados en la arquitectura del conjunto de instrucciones RISC-V. El kernel debe tener derechos de propiedad intelectual independientes.
Una dirección de Internet de los objetos y aplicaciones industriales, con un excelente rendimiento, potencia, zona y otros indicadores, dar prioridad a los proyectos con ventas acumuladas acuerdo de usuario clara del período de ejecución de no menos de 20 millones de yuanes.
Dirección II: aplicaciones para el terminal inteligente, velocidad de reloj de no menos de 1 GHz, el rendimiento no menor de 1,5 DMIPS / MHz, soporte para operaciones de coma flotante de doble precisión, soporte para el sistema operativo convencional, la tecnología multi-núcleo y coherencia de caché ventas acumuladas del periodo de ejecución del proyecto. El ingreso no es menos de 10 millones de yuanes.
Presión del brazo
Shanghai como un importante desarrollo urbano de la industria del IC interna, el gobierno de Shanghai ha estado apoyando activamente el desarrollo de circuitos integrados, que también pueden llevarse la victoria en Shanghai dado a conocer las políticas clave para apoyar el desarrollo de RISC-V. RISC-V instrucción también se reducen conjunto con los dispositivos móviles actuales Comparado con el conjunto de instrucciones Arm utilizado en el conjunto de instrucciones RISC-V, se puede usar libremente para cualquier propósito, permitiendo a cualquier persona diseñar, fabricar y vender chips y software RISC-V.
Aunque no es la primera serie de instrucciones de código abierto, pero el reciente impulso del brazo RISC-V parece a sentir la presión. Extremo 6 Brazo riscv-basics.com creó un sitio web, 'Cinco cosas a considerar antes de diseñar el sistema de chip de la' como el tema de los ataques a los ataques de coste RISC-V, los ecosistemas, el riesgo de la fragmentación, los aspectos de seguridad y diseño de aseguramiento, pero RISC-V el 9 de julio arm-basics.com también estableció un sitio web para el brazo para defenderse. tiempos día, que es el 10 de julio de brazo cerró los sitios de ataque, y emitió un comunicado: 'el propósito de nuestro sitio está construido inicialmente en torno a RISC-V en un factor clave en la comercialización de productos a considerar las listas, diseñado para proporcionar un intenso debate industria información. Desafortunadamente, los resultados de nuestra intención original diferente, esta página es incompatible con la cultura de colaboración del brazo, así que tenemos que quitarla. de hecho, muchos de nuestros empleados también dijeron que no les gustaba la página. eventos brazo y RISC-V sólo dos de competencia RISC un microcosmos, fundador y CEO Tan Zhang Xi NUESTRO había dicho: 'IO aplicación estará acompañado por las nuevas tecnologías, RISC-V es probable que reemplace, brazo, por supuesto, no va a desaparecer, pero en la ciudad de la IO
Una buena era del conjunto de instrucciones RISC-V
Por supuesto, los datos medidos reconocimiento de sus chips prototipo RISC-V obtenidos están estrechamente relacionados. En 2011, el equipo de investigación de Berkeley diseñado e implementado núcleo del procesador de 64 bits basado en el orden de ejecución del conjunto de instrucciones de RISC-V (Rocket nombre en código), y en base a 45 nm hoja de flujo de proceso de 28nm llevó a cabo 12 veces, mayor que Rocket 1 GHz de frecuencia de chip, en comparación con el brazo Cortex-A5, 10% de rendimiento medido, de alta eficiencia de área del 49%, la energía dinámica por unidad de frecuencia es sólo el 43%, estos datos indican RISC El núcleo del procesador V-Rocket ya es muy competitivo. Posteriormente, el equipo de investigación de Berkeley presentó SOOM de código abierto (máquina fuera de servicio de Berkeley), lo que permitió que RISC-V alcanzara Arm. Nivel de procesador de alta gama: en 2015, el equipo de investigación de Berkeley estableció la startup SiFive para acelerar la comercialización de RISC-V.
También en 2015, se estableció la organización sin fines de lucro Fundación RISC-V (Fundación RISC-V), que atrajo a cientos de unidades en dos años, incluidos Google, Huawei, IBM, Micron, NVIDIA, Qualcomm, Samsung, Western Digital, etc. líder internacional y de la Universidad de California en Berkeley, MIT, la Universidad de Princeton, ETH Zurich, el Instituto indio de Tecnología, laboratorio nacional de Lorentz, Universidad Tecnológica de Nanyang y el Instituto de la informática y otras instituciones académicas. compañías e instituciones de investigación a través de RISC La Fundación V puede participar en la evolución de la especificación del conjunto de instrucciones y el desarrollo del ecosistema de software y hardware.
Miembro de la Fundación RISC-V
RISC-V se ha convertido en el Comando Nacional Indio. En 2011, India implementó el Plan Estratégico de Procesadores para financiar 2-3 proyectos para el desarrollo de procesadores en todo el país. Dos profesores del Instituto Indio de Tecnología de Madras apoyaron el programa. Se lanzó el proyecto del procesador SHAKTI y se desarrolló el procesador compatible con IBM PowerPC. Para obtener autorización legal, el equipo del proyecto SHAKTI negoció con IBM, pero no llegó a un acuerdo. En este momento, se encontró con RISC-V en 2013. el éxito de silicio, por lo SHAKTI grupo de proyecto abrazo abandonar PowerPC RISC-V, también ajustar temporalmente los objetivos del proyecto para el desarrollo de 6 modelos basados en código abierto instrucción núcleo del procesador RISC-V establecido. este ajuste temporal no sólo no se puede culpar, pero el gobierno de la India ha sido más apoyar una fuerza grande. Además, en enero de 2016, tuvo que llevar a cabo a largo plazo superordenadores de investigación avanzada de centro de cómputo para el desarrollo financiado $ 45 millones de los Departamento de Electrónica y Tecnología de la Información de la India, el objetivo es desarrollar un conjunto de instrucciones RISC-V 2 GHz de cuatro núcleos Procesador. Además, en otro proyecto sobre aceleradores neuromórficos apoyado por el gobierno indio, RISC-V también se utiliza como el núcleo principal de la informática. Con el apoyo del gobierno indio
Además del gobierno de la India, la DARPA Estados Unidos, la Agencia Nacional de Innovación Israel también ha seleccionado basado en la plataforma RISC-V desarrollado para hacer frente a los servicios a las empresas nacionales. Hoy en día, el gobierno municipal de Shanghai también fue el primero en apoyar la arquitectura de chip RISC-V, que representa el RISC-V en China ¿Ha llegado un buen momento?