Primeira política da China para apoiar o RISC-V
De acordo com a exigência de "aviso", relatórios exigidos para satisfazer quatro condições, incluindo: (a) unidades de reporte deve ser configurado na cidade de acordo com a lei e tem a capacidade de suportar de forma independente unidade de responsabilidade civil, o estado de funcionamento normal, uma boa história de crédito, em linha com orientada para o desenvolvimento industrial, com a correspondente capacidade de empreender projetos de construção; (ii) declarar o conteúdo do projeto deve estar dentro do projeto de diretrizes variar; (c) as unidades de reporte devem ser realistas, cientificamente completar os, especificações técnicas económicos relevantes e fundos necessários a serem alcançados; (d) O período de implementação de cada projeto é de dois anos (2018.7.1-2020.6.30).
Específico para o guia baseado em projeto a direção do processador chip set arquitetura comando RISC-V, "aviso" anexos "2018 segundo lote de software de Xangai e indústrias de circuitos integrados de fundos especiais (circuitos integrados e informações eletrônicas secção de fabricação) projeto O guia declara:
Suporte a P & D e industrialização de chips de processador de 32 bits ou mais baseados na arquitetura de conjunto de instruções RISC-V. O kernel precisa ter direitos de propriedade intelectual independentes.
A direção: para a Internet das Coisas e aplicações industriais, com excelente desempenho, potência, área e outros indicadores, dar prioridade aos projectos com acordo do consumidor clara vendas acumuladas do período de implementação do projeto não inferior a 20 milhões de yuans.
Direção II: aplicações para terminais inteligentes, com clock de não menos de 1 GHz, o desempenho não inferior a 1,5 DMIPS / MHz, suporte para operações de ponto flutuante de precisão dupla, suporte para sistema operacional mainstream, tecnologia multi-core e coerência de cache vendas acumuladas do período de implementação do projecto. A renda não é inferior a 10 milhões de yuans.
Pressão do braço
Shanghai como um desenvolvimento urbano importante da indústria IC doméstica, o governo de Xangai tem vindo a apoiar activamente o desenvolvimento de circuitos integrados, que também podem assumir a liderança em Xangai lançou a políticas-chave para apoiar o desenvolvimento de RISC-V. RISC-V instrução também são reduzidos conjunto com os dispositivos móveis atuais Comparado ao conjunto de instruções Arm utilizado no conjunto de instruções RISC-V, ele pode ser usado livremente para qualquer finalidade, permitindo que qualquer pessoa projete, produza e venda chips e software RISC-V.
Apesar de não ser o primeiro conjunto de instruções de código aberto, mas a recente Arm impulso RISC-V parece sentir a pressão. Terminar 6 Arm riscv-basics.com estabeleceu um website, 'Cinco coisas a considerar antes de projetar o chip do sistema do' como o tema do ataque ao ataque de custo RISC-V, os ecossistemas, o risco de fragmentação, aspectos de segurança e design de garantia, mas RISC-V em 9 de Julho arm-basics.com também estabeleceu um site para braço de lutar para trás. vezes dia, que é 10 de julho de braço encerrar os sites de ataque, e emitiu uma declaração: 'o objectivo do nosso site é inicialmente construído em torno RISC-V um fator chave para a comercialização de produtos a considerar listas, projetado para fornecer debate a indústria intensa informações. Infelizmente, os resultados da nossa intenção original diferente, esta página é inconsistente com a cultura de colaboração do Arm, por isso temos de removê-lo. na verdade, muitos dos nossos funcionários também disseram que não gostam da página. acontecimentos braço e RISC-V apenas dois competição RISC um microcosmo, fundador e CEO Tan Zhang Xi o nosso tinha dito: 'application Internet das coisas será acompanhado por novas tecnologias, RISC-V é provável para substituir braço, braço é claro, não vai desaparecer, mas na Cidade Internet das coisas
Uma boa era do conjunto de instruções RISC-V
Claro, os dados medidos obtidos reconhecimento de seus chips protótipo RISC-V estão intimamente relacionados. Em 2011, a equipe de pesquisa Berkeley concebido e implementado núcleo do processador de 64 bits com base na ordem de execução do conjunto de instruções RISC-V (foguete codinome), e com base em 45nm folha de fluxo de processo de 28nm realizado 12 vezes, maior do que 1 GHz foguete frequência de chip, em comparação com o braço Cortex-A5, 10% desempenho medido, a eficiência de 49% de alta área, energia dinâmica por unidade de frequência é de apenas 43%, estes dados indicam RISC foguete -V já tem uma boa competitividade do núcleo do processador. posteriormente, a equipe de pesquisa Berkeley, em seguida, lançou o código aberto fora de ordem núcleo de execução BOOM (Berkeley out-of-order Machine), o desempenho do RISC-V pode chegar em braço o nível de processadores high-end 2015., equipe de pesquisa Berkeley startups fundadas SiFive, acelerar a comercialização de RISC-V.
Também em 2015, uma organização sem fins lucrativos RISC-V Foundation (RISC-V Foundation) foi estabelecido dentro de dois anos tem atraído centenas de unidades para participar, incluindo o Google, Huawei, IBM, Micron, Nvidia, Qualcomm, Samsung, Western Digital líder internacional e da Universidade da Califórnia em Berkeley, MIT, Universidade de Princeton, ETH Zurich, o Instituto indiano de Tecnologia, Lorentz laboratório nacional, Nanyang Technological University e do Instituto de computação e outras instituições acadêmicas. empresas e instituições de pesquisa através RISC A Fundação V pode participar da evolução da especificação do conjunto de instruções e do desenvolvimento do ecossistema de software e hardware.
Membro da Fundação RISC-V
RISC-V tornou-se um conjunto nacional de instruções Índia. India 2011 processador de implementação do plano estratégico, os processadores desenvolvidos 2-3 projectos financiados no país. Os dois professores de IIT Madras em apoio do plano no âmbito do projecto lançado processador Shakti, desenvolvido compatível com processador IBM PowerPC, a fim de obter autorização legal, a equipe de projeto Shakti colaborou com as negociações da IBM, mas não conseguiu chegar a um acordo neste momento coincidiu com o córrego RISC-V em 2013 sucesso de silício, de modo SHAKTI grupo de projeto abraço abandonar PowerPC RISC-V, também ajustar temporariamente os objetivos do projeto para o desenvolvimento de 6 modelos baseados em open source instrução núcleo do processador RISC-V definido. este ajuste temporário não só não ser culpado, mas o governo indiano tem sido mais apoiar uma grande força. além disso, em janeiro de 2016, teve de realizar a longo prazo supercomputadores de pesquisa avançado centro de computação para o desenvolvimento financiou US $ 45 milhões do Departamento de Eletrônica e Tecnologia da Informação da Índia, o objetivo é desenvolver um conjunto de instruções baseado em RISC-V 2 GHz quad-core processador. além disso, em apoio ao governo da Índia sobre o outro projeto acelerador neuromorphic, também RISC-V como o principal computação núcleo. com o governo indiano na subsidiado
Além do governo indiano, os EUA DARPA, Agência Nacional de Inovação Israel também seleccionados com base na plataforma RISC-V desenvolvido para atender os serviços de negócios nacionais. Hoje, o governo municipal de Xangai também foi o primeiro a apoiar a arquitetura do chip RISC-V, que representa o RISC-V na China Chegou um bom momento?