중국 최초의 지원 정책 도입 | RISC-V 명령어 세트 칩의 좋은 시대?

상하이시 경제 정보위원회는 최근 발행 한 "2018 년의 개발에 관한 상하이 경제 정보위원회 상하이 소프트웨어 및 특별 자금의 집적 회로 산업 (집적 회로 및 전자 정보 제조), 프로젝트 업무를 선언의 두 번째 배치는"(이하 이것이 긍정적 신호의 방출 여부.이 관련 정책의 제 RISC-V 지원되는 프로그램 가이드의 RISC-V 명령어 세트 아키텍처 프로세서 칩 방향 계 포함) "통지"?

RISC-V를 지원하는 중국 최초의 정책

"통지"요구 사항에 따르면, 등 4 개 조건을 충족하는 데 필요한보고 :보고 단위가 법에 따라 도시에 설정하고 독립적으로 민사 책임 단위를 부담 할 수있는 능력을 가지고 있어야합니다 (A), 정상 작동 상태, 좋은 신용 기록, 산업 발전이 지향에 맞춰, (II) 가이드 라인 범위 프로젝트 내에 있어야합니다 프로젝트 내용을 선언, (C)보고 단위가 과학적으로, 현실을 달성 할 필요가 관련 경제, 기술 사양 및 펀드를 완료해야합니다 (D) 건설 프로젝트를 수행 할 수있는 대응 능력 각 프로젝트의 이행 기간은 2 년 이내 (2018.7.1-2020.6.30)입니다.

프로젝트 기반 가이드 프로세서 칩 세트 아키텍처 RISC-V 명령의 방향, "통지"첨부 "상해 소프트웨어 2,018초 배치 특수 자금 집적 회로 산업 (집적 회로 및 전자 정보 제조 부) 프로젝트 구체적인 가이드 상태 :

RISC-V 명령어 세트 아키텍처를 기반으로하는 32 비트 및 그 이상의 프로세서 칩의 연구 개발 및 산업화 지원. 커널은 독립적 인 지적 재산권이 있어야합니다.

방향 : 상황 및 산업용 애플리케이션의 인터넷에 대한 우수한 성능, 전력, 공간 및 다른 지표와 함께, 이하 만 20 이상의 위안의 사업 수행 기간의 명확한 사용자 동의 누적 매출 프로젝트에 우선 순위를 부여.

방향 II : 스마트 단말기를위한 응용 프로그램, 1GHz의의 성능 못지 않게 클럭 이하 1.5 DMIPS / MHz의, 배정 밀도 부동 소수점 연산 지원, 프로젝트 구현 기간의 주요 운영 체제, 멀티 코어 기술 및 캐시 일관성 누적 판매 지원. 수입보다 1000 만 아니다.

팔 압력

상하이는 국내 IC 산업의 중요한 도시 개발로, 상하이 정부는 적극적으로 RISC-V의 개발을 지원하기 위해 주요 정책을 상하이에서 선두를 취할 수있다 집적 회로의 개발을 발표 지원하고있다. 현재 모바일 장치와 설정 RISC-V도 감소 명령을 명령어 세트 비교에 사용되는 ARM, RISC-V 명령어 세트 자유롭게 누군가가, RISC-V 칩과 소프트웨어의 제조 및 판매를 설계 할 수 있도록 목적을 위해 이용 될 수있다.

하지 최초의 오픈 소스 명령어 세트하지만, RISC-V 최근 모멘텀 팔 있지만 압력을 느낄 것 같다., 웹 사이트가 설립 6 팔 riscv-basics.com 종료 '의 시스템 칩을 설계하기 전에 고려해야 할 5 가지를' 팔은 다시 싸울 7 월 9 일 RISC-V의 비용, 생태계, 분열의 위험 보장의 안전과 디자인 측면하지만, RISC-V에서 공격하는 공격으로부터 테마로 arm-basics.com 또한 웹 사이트를 설립했다. 번 년 7 월 10 일, 팔 공격 사이트를 종료하고 성명을 발표 : '우리의 웹 사이트의 목적은 초기에 강렬한 업계의 논쟁을 제공하도록 설계 목록을 고려해야 할 제품의 상용화에 RISC-V 주위에 중요한 요소가 내장되어 있습니다 정보. 불행하게도, 다른 우리의 원래 의도의 결과는,이 페이지는 팔의 협력 문화와 일치하지 않는, 그래서 우리는 그것을 제거해야합니다. 사실, 우리 직원의 대부분은 또한이 페이지를 좋아하지 않았다. 팔과 RISC-V 이벤트 두 RISC 경쟁 축소판, OURS 설립자이자 CEO 탄 장 사이가 말했다 : '만약 IoT 응용 프로그램이 새로운 기술 수반되며, RISC-V는 사라지지 않습니다 팔, 물론 팔을 대체 할 가능성이 있지만, 만약 IoT시

RISC-V 명령 세트의 좋은 시대

물론, 그 RISC-V 원형 칩 인식 얻어진 측정 데이터가 밀접하게 관련되어있다. 2011 년 버클리 연구팀 설계 RISC-V (코드 명 로켓)의 명령어 세트의 실행 순서에 기초하여 64 비트 프로세서 코어 구현의 45nm에 기초 28 나노 프로세스 플로우 시트 팔 피 A5, 10 %의 측정 된 성능, 49 %의 높은 면적 효율 비교 로켓 칩 주파수 1GHz의,보다 큰 단위 주파수 당 동적 전력은 단지 43 %이고 12 회 행하여,이 데이터는 RISC를 나타낸다 -V 로켓 이미 좋은 프로세서 코어 경쟁력을 가지고있다. 이후, 버클리 연구팀은 다음 순서로 실행 코어 붐 (버클리 아웃 오브 오더 기계)에서 오픈 소스를 시작, RISC-V의 성능은 팔에 도달 할 수 하이 엔드 프로세서의 수준. 2015, 버클리 연구팀 설립 된 신생 SiFive는 RISC-V의 상용화를 가속화 할 수 있습니다.

또한 2015 년, 비영리 단체 RISC-V 재단 (RISC-V 재단은) 2 년 이내에 설립되었으며, 그것은 구글, 화웨이, IBM, 마이크론, 엔비디아, 퀄컴, 삼성, 웨스턴 디지털을 포함하여 가입 단위의 수백을 끌고있다 국제 지도자와 버클리, MIT, 프린스턴 대학, ETH 취리히, 인도 공과 대학, 로렌츠 국립 연구소, 난양 기술 대학 캘리포니아 대학과 컴퓨팅의 연구소 및 기타 교육 기관. 축소 명령 세트와 고속 통해 기업과 연구 기관 V 재단은 명령어 세트 사양 진화와 하드웨어 및 소프트웨어 에코 시스템의 개발에 참여할 수 있습니다.

RISC-V 재단 회원

RISC-V는 인도 국가 사령부가되었으며, 인도는 2011 년에 프로세서 전략 계획을 수립하여 전국에 프로세서를 개발하기위한 2 ~ 3 개 프로젝트를 지원했으며, 인도 공과 대학교 (Madras)의 두 명의 교수가이 프로그램을 지원했습니다. 프로젝트 시작 생산처럼 프로세서에서, IBM PowerPC 프로세서와 호환 개발 법적 승인을 얻기 위해, 생산처럼 프로젝트 팀은 IBM 회담과 협력하지만,이 시간에 합의에 도달하지 못한 2013 년 RISC-V 스트림과 일치 생산처럼 프로젝트 그룹 포옹은 파워 RISC-V를 포기, 일시적으로 오픈 소스 RISC-V 프로세서 코어의 명령어 세트를 기반으로 6 개 모델의 개발을위한 프로젝트 목표를 조정할 수 있도록 실리콘 성공은.이 임시 조정은 비난하지 아니지만, 인도 정부는 더있다 큰 힘을 지원합니다. 추가로 월 2016 년, 연구 슈퍼 컴퓨터의 개발은 전자 정보 기술의 인도학과의 $ (45) 만 자금 지원을위한 센터를 계산하는 고급 장기를 수행했다, 목표는 2GHz의 쿼드 코어 RISC-V 기반의 명령어 세트를 개발하는 것입니다 프로세서 또한 인도 정부가 지원하는 신경 모세포 가속기에 대한 또 다른 프로젝트에서 RISC-V는 컴퓨팅의 주요 핵심으로 사용됩니다. 인도 정부의 지원을 받아

인도 정부뿐만 아니라, 미국 DARPA, 이스라엘 국가 혁신 기관도. 오늘 국가의 비즈니스 서비스를 해결하기 위해 개발 된 RISC-V 플랫폼을 기반으로 선택, 상하이시 정부는 중국의 RISC-V를 나타냅니다 RISC-V 칩 아키텍처를 지원하는 첫번째이었다 즐거운 시간이 왔습니까?

2016 GoodChinaBrand | ICP: 12011751 | China Exports