समाचार

RISC-वी चिप अनुदेश सेट अच्छा समय आ | पहली घरेलू समर्थन नीति की शुरुआत की?

शंघाई नगर आर्थिक सूचना आयोग ने हाल ही में जारी किए गए एक "वर्ष 2018 के विकास के बारे में शंघाई आर्थिक सूचना समिति शंघाई सॉफ्टवेयर और विशेष धन की एकीकृत परिपथ उद्योगों (एकीकृत परिपथों और इलेक्ट्रॉनिक सूचना विनिर्माण), परियोजना का काम घोषित की दूसरी बैच" (चलकर के रूप में भेजा "नोटिस"), जो प्रोग्राम गाइड में RISC-वी अनुदेश सेट वास्तुकला पर आधारित प्रोसेसर चिप दिशा शामिल हैं। इस प्रासंगिक नीतियों की पहली RISC-वी समर्थन है, चाहे यह कुछ सकारात्मक संकेतों की रिहाई है?

RISC-वी नीति के लिए चीन की पहली समर्थन

"नोटिस" आवश्यकता के अनुसार, सहित चार की स्थिति, पूरा करने की आवश्यकता रिपोर्टिंग: (क) रिपोर्टिंग इकाइयों कानून के अनुसार शहर में स्थापित किया जाना चाहिए और क्षमता स्वतंत्र रूप से नागरिक दायित्व इकाई सहन करना पड़ता है, सामान्य संचालन राज्य, एक अच्छा क्रेडिट इतिहास, औद्योगिक विकास उन्मुख के साथ लाइन में, (ii) परियोजना सामग्री परियोजना के दिशा निर्देशों के सीमा के भीतर होना चाहिए घोषित; (ग) रिपोर्टिंग इकाइयों, यथार्थवादी होना चाहिए वैज्ञानिक दृष्टि से प्रासंगिक आर्थिक, तकनीकी विशिष्टताओं और निधि से प्राप्त किया जा करने की जरूरत को पूरा; (घ) निर्माण परियोजनाओं को शुरू करने के लिए इसी क्षमता के साथ दो साल में प्रत्येक परियोजना के कार्यान्वयन चक्र (2018.7.1-2020.6.30)।

परियोजना आधारित गाइड प्रोसेसर चिप सेट वास्तुकला RISC-वी आदेश की दिशा, "नोटिस" संलग्नक "शंघाई सॉफ्टवेयर के 2018 बैच दूसरा और विशेष धन की एकीकृत परिपथ उद्योगों (एकीकृत परिपथों और इलेक्ट्रॉनिक सूचना के निर्माण खंड) परियोजना के लिए विशिष्ट गाइड "कहा गया है:

RISC-वी अनुदेश सेट वास्तुकला, 32-बिट का समर्थन करता है और प्रोसेसर चिप विकास और औद्योगीकरण से ऊपर, गिरी स्वतंत्र बौद्धिक संपदा अधिकारों की आवश्यकता है।

एक दिशा: हालात और औद्योगिक अनुप्रयोगों के इंटरनेट के लिए, उत्कृष्ट प्रदर्शन, बिजली, क्षेत्र और अन्य संकेतकों के साथ, कम से कम 20 मिलियन युआन की परियोजना के कार्यान्वयन की अवधि का स्पष्ट उपयोगकर्ता समझौते संचयी बिक्री के साथ परियोजनाओं के लिए प्राथमिकता देते हैं।

दिशा द्वितीय: स्मार्ट टर्मिनल के लिए आवेदन पत्र, कोई 1GHz, के प्रदर्शन की तुलना में कम पर क्लॉक से कम नहीं 1.5 DMIPS / मेगाहर्ट्ज, डबल परिशुद्धता चल बिन्दु आपरेशनों के लिए समर्थन, मुख्यधारा ऑपरेटिंग सिस्टम, मल्टी कोर प्रौद्योगिकी और कैश जुटना परियोजना के कार्यान्वयन की अवधि के संचयी बिक्री के लिए समर्थन करते हैं। आय 10 मिलियन युआन से कम नहीं है।

हाथ का दबाव

शंघाई घरेलू आईसी उद्योग का एक महत्वपूर्ण शहरी विकास के रूप में, शंघाई सरकार सक्रिय एकीकृत सर्किट, जो भी शंघाई में बढ़त बनाने के कर सकते हैं के विकास जारी कुंजी नीतियों RISC-वी के विकास का समर्थन करने के RISC-वी भी कम हो जाता है अनुदेश वर्तमान मोबाइल उपकरणों के साथ सेट का समर्थन किया गया। अनुदेश सेट की तुलना में इस्तेमाल किया हाथ, RISC-वी अनुदेश सेट स्वतंत्र रूप से किसी भी उद्देश्य के लिए इस्तेमाल किया जा सकता है, किसी को भी डिजाइन करने के लिए, निर्माण और RISC-वी चिप्स और सॉफ्टवेयर की बिक्री की इजाजत दी।

हालांकि पहले खुला स्रोत अनुदेश सेट, लेकिन RISC-वी हाल गति शाखा दबाव महसूस करने लगता है। अंत 6 शाखा riscv-basics.com एक वेबसाइट की स्थापना की, 'पांच चीजों की प्रणाली चिप डिजाइन करने से पहले विचार करने के लिए' 9 जुलाई को RISC-वी लागत, पारिस्थितिकी प्रणालियों, विखंडन जोखिम, आश्वासन की सुरक्षा और डिजाइन पहलुओं, लेकिन RISC-वी से हमला करने के लिए हमले से विषय के रूप में arm-basics.com भी एक वेबसाइट शाखा वापस लड़ने के लिए के लिए की स्थापना की। बार दिन है, जो 10 जुलाई है, शाखा आक्रमण साइटों को बंद कर दिया, और एक बयान जारी किया: 'हमारी वेबसाइट के प्रयोजन के शुरू में उत्पादों के व्यावसायीकरण सूचियों पर विचार करना, तीव्र उद्योग बहस प्रदान बनाया गया में एक महत्वपूर्ण कारक के आसपास RISC-वी बनाया गया है जानकारी। दुर्भाग्य से, हमारी मूल इरादा विभिन्न के परिणाम यह पेज शाखा के सहयोगी संस्कृति से मेल नहीं खाता है, इसलिए हम इसे हटाने के लिए की है। वास्तव में, हमारे कर्मचारियों में से कई ने यह भी कहा कि वे पेज पसंद नहीं आया। शाखा और RISC-वी की घटनाओं सिर्फ दो RISC प्रतियोगिता एक सूक्ष्म जगत है, हमारा संस्थापक और मुख्य कार्यकारी अधिकारी टैन झांग क्सी ने कहा था: 'IoT आवेदन नई प्रौद्योगिकियों के साथ किया जाएगा, RISC-वी शाखा, निश्चित रूप से शाखा, को बदलने के लिए गायब नहीं होगा की संभावना है, लेकिन IoT शहर में RISC-वी बन एक बहुत ही महत्वपूर्ण खिलाड़ी सवाल से बाहर है। 'डॉ टैन झांग क्सी कैलिफोर्निया विश्वविद्यालय, बर्कले प्रोफेसर डेविड पैटरसन, जो 2017 ट्यूरिंग पुरस्कार विजेता में आ रहा है के संरक्षण में, यह भी RISC-वी लोगों में से एक बना दिया।

RISC-वी की गुड टाइम्स अनुदेश सेट

बेशक, प्राप्त अपनी RISC-वी प्रोटोटाइप चिप्स की मान्यता मापा डेटा बारीकी से जुड़े हुए हैं। 2011 में, बर्कले अनुसंधान दल बनाया गया है और RISC-V (कोड नाम रॉकेट), के अनुदेश सेट के निष्पादन के आदेश के आधार पर 64-बिट प्रोसेसर कोर लागू किया और 45nm के आधार पर 28nm प्रक्रिया प्रवाह चादर बाहर किया 12 बार, रॉकेट चिप आवृत्ति 1GHz, शाखा कॉर्टेक्स- ए 5, 10% मापा प्रदर्शन, 49% की उच्च क्षेत्र दक्षता के साथ तुलना में अधिक से अधिक, प्रति इकाई आवृत्ति गतिशील शक्ति केवल 43% है, इन आंकड़ों से संकेत मिलता है RISC वी रॉकेट पहले से ही एक अच्छा प्रोसेसर कोर प्रतिस्पर्धा है। बाद में, बर्कले अनुसंधान दल तो आदेश निष्पादन कोर बूम (बर्कले से बाहर का आदेश मशीन) से बाहर खुला स्रोत का शुभारंभ किया, RISC-वी के प्रदर्शन शाखा में पहुंच सकता है उच्च अंत प्रोसेसर के स्तर। 2015, बर्कले अनुसंधान दल की स्थापना की स्टार्टअप SiFive, RISC-वी के व्यावसायीकरण में तेजी लाने के।

इसके अलावा 2015 में, एक गैर-लाभकारी संगठन RISC-वी फाउंडेशन (RISC-वी फाउंडेशन) दो साल के भीतर स्थापित किया गया था शामिल होने के लिए इकाइयों, गूगल, Huawei, आईबीएम, माइक्रोन, एनवीडिया, क्वालकॉम, सैमसंग, पश्चिमी डिजिटल जैसे सैकड़ों को आकर्षित किया है अंतरराष्ट्रीय नेता और बर्कले, एमआईटी, प्रिंसटन विश्वविद्यालय, ETH ज्यूरिख, भारतीय प्रौद्योगिकी संस्थान, Lorentz राष्ट्रीय प्रयोगशाला, नानयांग प्रौद्योगिकी विश्वविद्यालय में कैलिफोर्निया विश्वविद्यालय और कंप्यूटिंग के संस्थान और अन्य शैक्षणिक संस्थानों। कंपनियों और अनुसंधान संस्थानों के माध्यम से RISC- वी फाउंडेशन अनुदेश सेट विनिर्देश विकास और हार्डवेयर और सॉफ्टवेयर के पारिस्थितिकी तंत्र के विकास में भाग ले सकते हैं।

RISC-वी फाउंडेशन के सदस्यों

RISC-वी निर्देश भारत। भारत का एक राष्ट्रीय सेट बन गया है 2011 प्रोसेसर रणनीतिक योजना को लागू करने, विकसित प्रोसेसर देश में 2-3 से वित्त पोषित परियोजनाओं। योजना के समर्थन में आईआईटी मद्रास के दो प्रोफेसरों परियोजना शुरू की शक्ति प्रोसेसर के तहत, आईबीएम PowerPC प्रोसेसर के साथ संगत विकसित आदेश कानूनी प्राधिकरण प्राप्त करने में, शक्ति परियोजना टीम आईबीएम वार्ता के साथ सहयोग किया है, लेकिन इस समय समझौता करने में असफल 2013 में RISC-वी धारा के साथ हुई सिलिकॉन सफलता, इसलिए शक्ति परियोजना समूह गले का परित्याग PowerPC RISC V, भी अस्थायी रूप से परियोजना के उद्देश्यों 6 मॉडलों के विकास के लिए खुला स्रोत RISC-वी प्रोसेसर कोर अनुदेश सेट के आधार पर समायोजित करें। यह अस्थायी समायोजन न केवल नहीं दोषी ठहराया जा, लेकिन भारत सरकार ने अधिक कर दिया गया है एक बड़ी ताकत समर्थन करते हैं। इसके अलावा में, जनवरी 2016 में, लंबी अवधि के अनुसंधान सुपर कंप्यूटर कंप्यूटिंग सेंटर के लिए विकास के इलेक्ट्रॉनिक्स और सूचना प्रौद्योगिकी भारत के विभाग के $ 45 मिलियन वित्त पोषित उन्नत बाहर ले जाने के लिए किया था, लक्ष्य एक 2GHz क्वाड-कोर RISC-वी आधारित अनुदेश सेट विकसित करना है प्रोसेसर। इसके अलावा, अन्य neuromorphic त्वरक परियोजना, मुख्य कोर कंप्यूटिंग के रूप में भी RISC-वी पर भारत सरकार के समर्थन में भारत सरकार के साथ। सब्सिडी पर संबंधित परियोजनाओं RISC-वी के करीब ले जाने के लिए शुरुआत कर रहे हैं, RISC-वी भारत के राष्ट्रीय अनुदेश सेट की एक सच्चाई बन गया है।

भारत सरकार के अलावा, अमेरिका DARPA, इसराइल नेशनल इनोवेशन एजेंसी भी RISC-वी राष्ट्रीय व्यापार सेवाओं को संबोधित करने के। आज विकसित मंच के आधार पर चयन किया है, शंघाई नगरपालिका सरकार भी पहली RISC-वी चिप वास्तुकला, जो चीन में RISC-वी का प्रतिनिधित्व करता है समर्थन करने के लिए था अच्छी तरह से समय आ गया है?

2016 GoodChinaBrand | ICP: 12011751 | China Exports