La première politique de la Chine à soutenir le RISC-V
Selon l'exigence de « avis », les rapports requis pour répondre à quatre conditions, y compris: (a) des unités de déclarants doivent être mis en place dans la ville conformément à la loi et a la capacité de supporter indépendamment l'unité de la responsabilité civile, l'état de fonctionnement normal, un bon historique de crédit, conformément à l'industrie orientée vers le développement, avec la capacité correspondant à entreprendre des projets de construction, (ii) déclarer le contenu du projet doit être dans le projet de lignes directrices vont; (c) les unités d'doivent être réalistes, compléter scientifiquement les spécifications économiques, techniques et les fonds nécessaires pour atteindre; (d) La période de mise en œuvre de chaque projet est de deux ans (2018.7.1-2020.6.30).
Spécifique pour le mode par projet la direction du jeu de puces processeur architecture de commande RISC-V, « Avis » accessoires « 2018 secondes lot de logiciel Shanghai et les industries des circuits intégrés de fonds spéciaux (circuits intégrés et de la section de fabrication d'informations électroniques) projet Le Guide déclare:
Prise en charge de la R & D et de l'industrialisation des puces processeur 32 bits et supérieures basées sur l'architecture des jeux d'instructions RISC-V. Le noyau doit disposer de droits de propriété intellectuelle indépendants.
Une direction: pour l'Internet des objets et des applications industrielles, avec d'excellentes performances, la puissance, la région et d'autres indicateurs, donner la priorité aux projets avec l'accord utilisateur claire des ventes cumulées de la période d'exécution du projet d'au moins 20 millions de yuans.
Direction 2: Pour les applications de terminaux intelligents, la fréquence principale n'est pas inférieure à 1 GHz, les performances ne sont pas inférieures à 1,5 DMIPS / MHz, le fonctionnement en virgule flottante double précision, le système d'exploitation grand public, la technologie multicœur et la cohérence des caches. Le revenu n'est pas inférieur à 10 millions de yuans.
Pression du bras
En tant que ville importante pour le développement de l'industrie des circuits intégrés, le gouvernement de Shanghai soutient activement le développement de circuits intégrés, ce qui pourrait être la clé de la première politique de développement de RISC-V à Shanghai. Comparé au jeu d'instructions Arm utilisé dans le jeu d'instructions RISC-V, il peut être utilisé librement pour n'importe quel but, permettant à quiconque de concevoir, fabriquer et vendre des puces et des logiciels RISC-V.
Bien que le premier jeu d'instructions open source, mais le bras récent élan V semble-RISC à sentir la pression. Fin 6 Bras riscv-basics.com créé un site Web, « Cinq choses à considérer avant de concevoir la puce du système de la » Les thèmes ont attaqué les attaques RISC-V en termes de coût, d'écosystème, de risque de fragmentation, de sécurité et d'assurance de la conception, mais RISC-V a également établi le site Web arm-basics.com le 9 juillet pour contrer Arm. jour, qui est de 10 Juillet, bras fermé les sites d'attaque, et a publié une déclaration: « le but de notre site est d'abord construit autour de RISC-V un facteur clé dans la commercialisation de produits à considérer listes, conçu pour fournir un débat intense de l'industrie informations. Malheureusement, les résultats de notre intention initiale différente, cette page est incompatible avec la culture de collaboration du bras, donc nous devons l'enlever. en fait, beaucoup de nos employés ont également dit qu'ils n'aimaient pas la page. événements bras et RISC-V seulement deux concours RISC un microcosme, fondateur OURS et PDG Tan Zhang Xi a déclaré: « l'application IdO sera accompagné par les nouvelles technologies, RISC-V est susceptible de remplacer le bras, le bras bien sûr, ne disparaîtra pas, mais dans la ville IdO
Une bonne ère du jeu d'instructions RISC-V
Bien entendu, les données mesurées ont obtenu la reconnaissance de ses puces prototypes RISC-V sont étroitement liés. En 2011, l'équipe de recherche de Berkeley conçu et mis en œuvre cœur de processeur 64 bits en fonction de l'ordre d'exécution du jeu d'instructions de RISC-V (Rocket nom de code), et basé sur 45nm feuille de traitement 28nm d'écoulement effectuée 12 fois, plus grande que la fréquence de puce Rocket 1GHz, par rapport à bras Cortex-A5, la performance mesurée de 10%, le rendement élevé de la zone de 49%, la puissance dynamique par unité de fréquence est de seulement 43%, ces données indiquent RISC -V Rocket a déjà une bonne compétitivité de base du processeur. par la suite, l'équipe de recherche de Berkeley a ensuite lancé l'open source hors d'exécution noyau BOOM (Berkeley machine out-of-order), les performances de RISC-V peut atteindre dans le bras Niveau de processeur haut de gamme En 2015, l'équipe de recherche de Berkeley a créé la startup SiFive pour accélérer la commercialisation de RISC-V.
De plus en 2015, une (Fondation RISC-V) l'organisation à but non lucratif Fondation RISC-V a été créé dans les deux ans, il a attiré des centaines d'unités à se joindre, y compris Google, Huawei, IBM, Micron, Nvidia, Qualcomm, Samsung, Western Digital chef de file international et l'Université de Californie à Berkeley, MIT, Université de Princeton, ETH Zurich, l'Institut indien de technologie, laboratoire national de Lorentz, Université technologique de Nanyang et l'Institut de l'informatique et d'autres établissements d'enseignement. les entreprises et les institutions de recherche par le biais risc- La Fondation V peut participer à l'évolution de la spécification du jeu d'instructions et au développement de l'écosystème matériel et logiciel.
Membre de la Fondation RISC-V
RISC-V est devenu un ensemble national d'instructions Inde. Inde processeur 2011 la mise en œuvre du plan stratégique, les processeurs développés 2-3 projets financés dans le pays. Les deux professeurs de l'IIT Madras à l'appui du plan dans le cadre du projet lancé processeur Shakti, développé compatible avec le processeur IBM PowerPC, afin d'obtenir une autorisation légale, l'équipe de projet SHAKTI a collaboré avec IBM pourparlers, mais n'a pas réussi à parvenir à un accord à ce moment a coïncidé avec flux RISC-V en 2013 succès de silicium, de sorte que les objectifs Shakti hug groupe de projet abandonner PowerPC RISC-V, réglez également temporairement le projet pour le développement de 6 modèles basés sur l'open source instruction de base de processeur RISC-V défini. cet ajustement temporaire non seulement pas être blâmé, mais le gouvernement indien a été plus soutenir une grande force. en outre, en Janvier 2016, a dû procéder à long terme supercalculateurs de recherche avancés Centre de calcul pour le développement a financé 45 millions $ du ministère de l'électronique et de technologie de l'information de l'Inde, l'objectif est de développer une instruction à base RISC-V-2GHz quad-core set Processeur En outre, dans un autre projet sur les accélérateurs neuromorphiques soutenu par le gouvernement indien, RISC-V est également utilisé comme le cœur de l'informatique avec le soutien du gouvernement indien.
En plus du gouvernement indien, aux États-Unis DARPA, l'Agence nationale pour l'innovation Israël a également choisi basé sur la plateforme RISC-V développé pour répondre aux services aux entreprises nationales. Aujourd'hui, le gouvernement municipal de Shanghai a également été le premier à soutenir l'architecture de puce RISC-V, qui représente l'architecture RISC V en Chine Un bon moment est arrivé?