اعلی بادل ترقی کے پلیٹ فارم کے سیمیکمڈکٹر مربوط سافٹ ویئر اور ہارڈ ویئر ڈیزائن GW1NS-2 FPGA-SOC زیادہ فکسڈ یا ترتیب کے آلہ ماڈل لائبریری فراہم کی اور ہارڈ ویئر ڈیزائن اور سافٹ ویئر ڈیزائن، فورم کے اوزار فورم کے اوزار کے قابل بناتا ہے کہ ڈیوائس ڈرائیور سافٹ ویئر لائبریری مماثل مبنی ہے مجموعہ کے سافٹ ویئر مدونین GW1NS-2 FPGA-SOC ہارڈ ویئر فن تعمیر اور مربوط مائکروپروسیسر / کنکشن اور / خرابیوں کا سراغ لگانا (مرتب لنک، میں سرکٹ-ینترانکرن / ڈیبگ) افعال کی حمایت کرنے؛ اور حمایت ARM- ایم ڈی آر اور جی این یو سافٹ ویئر ڈیزائن کے اوزار کے دو سیٹ.
FPGA صرف مختلف، اعلی بادل سیمیکمڈکٹر GW1NS-2 واقعی ایک چھوٹا FPGA-SOC چپ نظام کے طور پر کے روایتی کرمادیش منطق یونٹوں کے ساتھ پر مشتمل ہے، کرمادیش منطق یونٹ، پرانتستا- M3 سرایت مائکروپروسیسر ARM جس کے علاوہ میں، ایک مائکروپروسیسر اور ایک پردیی طے ذخائر بلاک RAM، ایک فلیش میموری فلیش، اے ڈی سی، اور USB-2.0 PHY، لہذا، GW1NS-2 نظام کے ڈیزائن FPGA-SOC چپ دونوں ہارڈ ویئر اور سافٹ ویئر ڈیزائن کے عمل.
ضم سیمی کنڈکٹر کی ہارڈ ویئر اور سافٹ ویئر ڈیزائن کی طرف سے فراہم اعلی بادل ترقی پلیٹ فارم، FPGA فن تعمیر ہارڈ ویئر ڈیزائن اور سافٹ ویئر ڈیزائن سرایت مائکروپروسیسر درخواست ڈیزائن GW1NS-2، دونوں نامیاتی بغیر کسی رکاوٹ کے ایک دوسرے کے ساتھ، اس طرح کہ میں شمولیت اختیار کی، خاص طور پر انجیر میں دکھایا گیا ہے. 1، نمایاں طور پر صارف کے ڈیزائن کی کارکردگی کو بہتر بنانے کے کر سکتے ہیں.
FPGA فوائد کا استعمال کرتے ہوئے پروگرام ہے کہ نام نہاد FPGA-SOC نظام، صارف کی ضرورت ہے ایک غیر مقررہ پردیی انٹرفیس میں ہو جائے گا مختلف درخواست منظرنامے، FPGA اندر کم کثافت کرمادیش منطق عنصر صرف 1.7K لوط کی منطق پروگرامنگ کی ضرورت ، آلہ کے ساتھ خاص سرایت سی پی یو، کم کثافت چھوٹا FPGA میں شامل کر لیا ڈیٹا پروسیسنگ CPU کو براہ راست کرنے کے لئے بہت FPGA چپ منظم درخواست کی گہرائی اور چوڑائی کو توسیع ترتیب دیا گیا ہے.
FPGA فن تعمیر، ہارڈویئر ڈیزائن شروع ہونے والے سرکٹ RTL (Verilog یا VHDL) ایک netlist میں منطق کی ترکیب کے آلے کی طرف سے ہے، تو جسمانی رکاوٹوں اور وقت رکاوٹوں، اور پھر کے سرکٹ ڈیزائن پر اہتمام اعلی اور تو سورس سافٹ ویئر کی ترتیب، جامد وقت تجزیہ اور سرکٹ کرتے ہوئے ڈیزائن ترتیب کو ایڈجسٹ کرنے کے بعد، ہارڈ ویئر دستاویز کی ایک بائنری بٹ سٹریم بن جاتا ہے، حتمی بادل سافٹ ویئر کے منبع GW1NS-2 FPGA-SOC ہارڈ ویئر کی پروگرامنگ لوڈ.
FPGA-SOC ڈیزائن اعتراض ترتیب دینے کی ہے FPGA GW1NS-2 کی ایک ذاتی کمپیوٹر (PC) پر تنصیب سے سرایت مائکروپروسیسر سافٹ ویئر ڈیزائن سافٹ ویئر ڈیزائن آلات کی جسمانی ڈیوائس سرایت مائکروپروسیسر (CPU) میں سرایت ( سنکلک، Linker بنو، ٹھیک کرنے والا کھولتا) ذخائر میں کنیکٹر میں ڈاؤن سرایت مائکروپروسیسر ذریعے سی زبان میں لکھا اور پھر بائنری سافٹ ویئر دستاویزات، سافٹ ویئر ڈیزائن، فورم کے اوزار میں مرتب ایک سافٹ ویئر پروگرام، سرایت مائکروپروسیسر خود کار طریقے سے شروع ہوتا ہے. آلہ اختیارات سٹوریج پڑھتا ہے اور سافٹ ویئر پروگرام executes ہے کے درمیان، سرایت حکم سے سافٹ ویئر پروگرام میں ایک ترتیب دیا FPGA بلاتا ہے اور اچھی جسمانی آلات سرایت مائکروپروسیسر مقررہ جسمانی آلہ شامل، اور سرکٹ ڈیزائن افعال کو مکمل کرنے کے اعداد و شمار، ہارڈ ویئر اور سافٹ ویئر پر عملدرآمد.