ข่าว

Gaoyun Semiconductor เปิดตัวแพลตฟอร์มการพัฒนาซอฟต์แวร์และฮาร์ดแวร์แบบบูรณาการ

กวางตุ้งเมฆสูง Semiconductor เทคโนโลยี จำกัด ประกาศในวันนี้: เมฆสูงเปิดตัวซอฟต์แวร์ออกแบบเซมิคอนดักเตอร์และบูรณาการการพัฒนาแพลตฟอร์มฮาร์ดแวร์สำหรับครอบครัวขนาดเล็กผึ้ง GW1NS ชุดชิป GW1NS-2-FPGA SoC

ซอฟแวร์และฮาร์ดแวร์ที่ออกแบบเซมิคอนดักเตอร์แบบบูรณาการของการพัฒนาแพลตฟอร์มเมฆสูงเป็นไปตาม GW1NS-2-FPGA SoC คงที่มากขึ้นหรือที่กำหนดรูปแบบห้องสมุดอุปกรณ์ที่ให้บริการและตรงกับห้องสมุดซอฟต์แวร์ไดรเวอร์อุปกรณ์ที่ช่วยให้การออกแบบฮาร์ดแวร์และซอฟต์แวร์เครื่องมือในการออกแบบเครื่องมือ รวมกันเพื่อสนับสนุนคอมไพเลอร์สถาปัตยกรรมซอฟต์แวร์ GW1NS-2-FPGA SoC ฮาร์ดแวร์และไมโครโปรเซสเซอร์แบบบูรณาการ / การเชื่อมต่อและ / แก้ปัญหา (รวบรวมการเชื่อมโยงในวงจร Emulation / Debug) ฟังก์ชั่นและการสนับสนุน ARM- MDK และ GNU สองชุดเครื่องมือออกแบบซอฟต์แวร์

FPGA มีเฉพาะกับหน่วยตรรกะโปรแกรมแบบดั้งเดิมของการที่แตกต่างกันเมฆสูงเซมิคอนดักเตอร์ GW1NS-2 เป็นขนาดเล็กอย่างแท้จริงระบบชิป FPGA-SoC นอกเหนือไปจากหน่วยตรรกะโปรแกรมซึ่ง ARM Cortex-M3 ไมโครโปรเซสเซอร์ฝังตัว ไมโครโปรเซสเซอร์และอุปกรณ์ต่อพ่วงอ่างเก็บน้ำคงบล็อก-RAM, หน่วยความจำแฟลช, ADC, และ USB-2.0 PHY จึง GW1NS-2 การออกแบบระบบชิป FPGA-SoC ทั้งฮาร์ดแวร์และซอฟแวร์การออกแบบกระบวนการ

ให้บริการโดยฮาร์ดแวร์และซอฟต์แวร์การออกแบบเซมิคอนดักเตอร์แบบบูรณาการการพัฒนาแพลตฟอร์มคลาวด์สูงและการออกแบบ FPGA สถาปัตยกรรมฮาร์ดแวร์และซอฟต์แวร์การออกแบบการออกแบบโปรแกรมฝังไมโครโปรเซสเซอร์ GW1NS-2 ทั้งอินทรีย์ได้อย่างลงตัวร่วมกันแสดงให้เห็นโดยเฉพาะอย่างยิ่งในรูป. 1 เช่นว่า อย่างมีนัยสำคัญสามารถปรับปรุงประสิทธิภาพของการออกแบบการใช้

1 GW1NS-2-FPGA SoC การออกแบบซอฟแวร์และฮาร์ดแวร์การไหลของการออกแบบร่วมกับมะเดื่อ

ที่เรียกว่าระบบ FPGA-SoC ที่เป็นโปรแกรมได้โดยใช้ข้อได้เปรียบ FPGA ผู้ใช้จะอยู่ในอินเตอร์เฟซอุปกรณ์ต่อพ่วงไม่คงต้องสถานการณ์ใช้ที่แตกต่างกันมีความหนาแน่นต่ำองค์ประกอบตรรกะโปรแกรมภายใน FPGA จำเป็นต้องใช้โปรแกรมตรรกะ 1.7K LUT เท่านั้น อุปกรณ์เฉพาะ CPU ฝังมีการกำหนดค่าให้ตรง CPU ประมวลผลข้อมูลรวมอยู่ใน FPGA ความหนาแน่นต่ำจิ๋วช่วยขยายความลึกและความกว้างของการประยุกต์ใช้ระบบชิป FPGA

สถาปัตยกรรม FPGA, การออกแบบฮาร์ดแวร์เริ่มต้นวงจร RTL (Verilog หรือ VHDL) โดยเครื่องมือสังเคราะห์ตรรกะเข้า netlist ที่จัดจากนั้นในการออกแบบวงจรของข้อ จำกัด ทางกายภาพและข้อ จำกัด ระยะเวลาและจากนั้นสูงและเพื่อให้รูปแบบซอฟแวร์การวิเคราะห์ระยะเวลาคงที่และวงจร หลังจากปรับรูปแบบการออกแบบลูกสูบฮาร์ดแวร์จะกลายเป็นกระแสบิตไบนารีของเอกสารเมฆสุดท้ายดาวน์โหลดแหล่งที่มาการเขียนโปรแกรมซอฟต์แวร์โปรแกรมฮาร์ดแวร์ GW1NS-2-FPGA SoC

วัตถุออกแบบ FPGA-SoC คือการกำหนดค่า FPGA GW1NS-2 ฝังลงในอุปกรณ์ทางกายภาพไมโครโปรเซสเซอร์ฝังตัว (CPU) ของฝังเครื่องมือการออกแบบไมโครโปรเซสเซอร์ซอฟต์แวร์การออกแบบซอฟต์แวร์จากการติดตั้งบนเครื่องคอมพิวเตอร์ส่วนบุคคล (PC) ของ ( คอมไพเลอร์ลิงเกอร์, ดีบักเกอร์) เริ่มต้นโปรแกรมซอฟต์แวร์ที่เขียนในภาษา C แล้วเรียบเรียงเอกสารประกอบของซอฟต์แวร์ไบนารีเครื่องมือการออกแบบซอฟแวร์ดาวน์โหลดผ่านฝังไมโครโปรเซสเซอร์เข้ากับช่องเสียบลงในอ่างเก็บน้ำ. อำนาจอุปกรณ์ขึ้นไมโครโปรเซสเซอร์ฝังตัวโดยอัตโนมัติจาก ท่ามกลางการจัดเก็บอ่านและรันโปรแกรมซอฟแวร์โปรแกรมซอฟต์แวร์โดยคำสั่งที่ฝังตัวเรียก FPGA และการกำหนดค่าอุปกรณ์ทางกายภาพที่ดีฝังไมโครโปรเซสเซอร์รวมอุปกรณ์ทางกายภาพคงที่และประมวลผลข้อมูลฮาร์ดแวร์และซอฟแวร์ที่จะเสร็จสมบูรณ์ฟังก์ชั่นการออกแบบวงจร

2016 GoodChinaBrand | ICP: 12011751 | China Exports