disegno velature semiconduttori integrati di hardware e software di rilascio piattaforma di sviluppo

Guangdong velature Semiconductor Technology Co., Ltd. ha annunciato oggi: velature versione base del software di progettazione di semiconduttori e l'integrazione di hardware piattaforma di sviluppo per la piccola famiglia di api serie GW1NS GW1NS-2 di chip FPGA-SoC.

Il software e hardware progettazione integrato su semiconduttore della piattaforma di sviluppo nube alta si riferiscono GW1NS-2 FPGA-SOC più fisso o configurabile biblioteca modello di dispositivo disponibile e abbinare la libreria software del driver dispositivo che consente la progettazione hardware e software strumenti di progettazione Strumenti combinazione, per sostenere compilatori software architettura GW1NS-2 FPGA-SOC hardware e integrato microprocessore / connessione e / guasti (compilare, collegare, in-Circuit-Emulation / debug) funzioni e supporto sUPPORTO MDK e GNU due set di strumenti di progettazione software.

A differenza dei tradizionali FPGA che includono solo celle logiche programmabili, il GW1NS-2 ad alta crescita agisce come un chip di sistema FPGA-SoC veramente miniaturizzato con microprocessore ARM Cortex-M3 integrato oltre all'unità logica programmabile. Oltre alla memoria del blocco di RAM periferico fisso del microprocessore, flash FLASH, ADC e USB-2.0 PHY, quindi, il progetto di applicazione del chip di sistema GW1NS-2 FPGA-SoC ha un flusso morbido e di progettazione hardware.

Tramite la piattaforma di sviluppo del software e dell'hardware integrata fornita da Gaoyun Semiconductor, la progettazione dell'hardware dell'architettura FPGA e il design del software a microprocessore incorporato del design dell'applicazione GW1NS-2 sono combinati in modo organico e senza interruzioni, come mostrato nella Figura 1. Può migliorare notevolmente l'efficienza della progettazione dell'utente.

Figura 1 GW1NS-2 Progettazione di applicazioni FPGA-SoC combinata con flusso di progettazione hardware e software

Il cosiddetto sistema FPGA-SOC che è programmabile tramite vantaggi FPGA, l'utente sarà in un'interfaccia periferica non fissa richiesto diversi scenari di applicazione, a bassa densità elemento logico programmabile all'interno del FPGA deve solo 1.7K LUT programmazione logica , CPU incorporata specifico dispositivo è configurato per dirigere il CPU elaborazione dati incorporati in bassa densità miniaturizzato FPGA, espandere notevolmente la profondità e l'ampiezza della domanda sistematica FPGA.

architettura FPGA, progettazione hardware circuito di avviamento RTL (Verilog o VHDL), dallo strumento sintesi logica in una netlist, poi disposto sul disegno di circuito dei vincoli fisici e vincoli temporali, e quindi l'alta e così la disposizione source, analisi tempi statica e circuito dopo aver regolato la progettazione del layout alternativo, l'hardware diventa un flusso binario po 'del documento, la nube finale a scaricare il sorgente dei programmi software GW1NS-2 FPGA-SoC di programmazione hardware.

oggetto di design FPGA-SoC è quello di configurare il FPGA GW1NS-2 integrato nel microprocessore dispositivo fisico incorporato (CPU) degli strumenti di progettazione del microprocessore software di progettazione di software embedded dall'installazione su un personal computer (PC) di ( compilatore, linker, debugger) avvia un programma software scritto in linguaggio C e poi compilati in documentazione del software binario, strumenti di progettazione software tramite download integrato microprocessore nel connettore nel serbatoio. i dispositivo si accende, il microprocessore incorporato automaticamente da tra stoccaggio legge ed esegue il programma software, il software dal comando incorporato chiama un FPGA configurato e buone dispositivi fisici microprocessore interno incluso dispositivo fisico fisso, ed elaborare i dati, hardware e software per eseguire le funzioni di progettazione del circuito.

2016 GoodChinaBrand | ICP: 12011751 | China Exports