Synopsys แพลตฟอร์มการออกแบบที่กำหนดเองได้ผ่านแพลตฟอร์มที่กำหนดเองคอมไพเลอร์ออกแบบที่กำหนดเองและสภาพแวดล้อมในการจัดวางเป็นหลักรวมทั้ง HSPICE, FineSim เครื่องเทศและ CustomSim FastSPICE จำลองวงจร StarRC สกัดปรสิตและการตรวจสอบทางกายภาพ IC ตรวจสอบรับรองเทคโนโลยีซัมซุง 7LPP.. ในการ สนับสนุนการออกแบบ 7LPP ที่กำหนดเองที่มีประสิทธิภาพ Synopsys และซัมซุงเพื่อร่วมกันพัฒนาไหลอ้างอิงซึ่งประกอบด้วยชุดของคำสั่งที่อธิบายถึงข้อกำหนดที่สำคัญการออกแบบ 7nm และเค้าโครง. ตัวอย่างเหล่านี้แสดงให้เห็นถึงข้อมูลการออกแบบและขั้นตอนทั่วไปออกแบบและรูปแบบงานรวมถึง หัวข้อที่ครอบคลุมรวมถึงกฎการตรวจสอบไฟฟ้าจำลองวงจรจำลองสัญญาณผสมการวิเคราะห์ Monte Carlo รูปแบบการวิเคราะห์พยาธิและ electromigration
เพื่อให้ผ่านการรับรองของซัมซุง Synopsys ได้เพิ่มประสิทธิภาพเครื่องมือเพื่อตอบสนองความต้องการที่เข้มงวดของการออกแบบ 7nm ได้แก่ •การจำลองแบบ FinFET อุปกรณ์ที่แม่นยำและอายุการใช้งานของอุปกรณ์•การจำลองขั้นสูงของ Monte Carlo สำหรับการวิเคราะห์ที่มีประสิทธิภาพ การจำลองสัญญาณแบบชั่วคราวที่มีประสิทธิภาพสูงสำหรับการออกแบบอนาล็อกและ RF •การจำลองแบบโพสต์เลย์เอาท์ที่มีประสิทธิภาพสูงสำหรับการออกแบบและการจำลองการจับสัญญาณปรสิต•วงจร Dynamic ERC สำหรับการตรวจสอบแรงดันไฟฟ้าของอุปกรณ์•การวิเคราะห์ EM / IR ระดับทรานซิสเตอร์ที่มีประสิทธิภาพสูง ลดการออกแบบที่เหนือกว่า•การแก้ไขสัญลักษณ์ของอุปกรณ์ FinFET อย่างมีประสิทธิภาพ•สนับสนุน EUV •การป้องกันด้วยการสกัดด้วยความต้านทาน
Ryan Sanghyun Lee รองประธานฝ่ายการตลาดของ Samsung กล่าวว่า "ความร่วมมือด้านการออกแบบของเรากับ Synopsys ได้เติบโตขึ้นอย่างมากในช่วง 2 ปีที่ผ่านมาด้วยความร่วมมือนี้เราได้เพิ่ม Synopsys Custom Design Platform สำหรับกระบวนการ 7LPP รวมถึงการอ้างอิงการออกแบบที่กำหนดเองโดยใช้เครื่องมือ Synopsys '
Bijan Kiani รองประธานฝ่ายการตลาดผลิตภัณฑ์ของ Synopsys กล่าวว่า "เราได้ทำงานอย่างใกล้ชิดกับซัมซุงเพื่อลดความซับซ้อนในการออกแบบที่กำหนดเองโดยใช้เทคโนโลยีกระบวนการ FinFET เราร่วมมือกับเครื่องมือการรับรองกระบวนการอ้างอิง PDK โมเดลจำลองและชุดการทำงานเพื่อช่วยให้ลูกค้าของซัมซุง ความสามารถในการใช้กระบวนการ 7LPP สำหรับการออกแบบที่กำหนดเองที่เชื่อถือได้