การพัฒนาและการส่งเสริมการขายของ CPU ที่ฝังอยู่บนพื้นฐานของงานวิจัย CPU หลักสมบูรณ์เทคโนโลยีตนเอง-core การขนส่งรูปแบบไมโครที่ใช้งานของปัญญาประดิษฐ์ขยายการสะสมเทคโนโลยีและความร่วมมือของระบบนิเวศในเขตของ AI ที่จะช่วยให้ลูกค้าปรับปรุงการควบคุมตนเองปัญญาประดิษฐ์ SOC การแก้ปัญหาที่ได้รับการเปิดตัวที่จะสนับสนุนไมโครขนส่งที่มีน้ำหนักเบาการใช้งานและปัญญาประดิษฐ์ที่มีประสิทธิภาพสูงของ CPU สองโปรแกรมของผลิตภัณฑ์ปัญญาประดิษฐ์ที่จะกลายเป็นผู้นำในการผลิตซีพียูท้องถิ่นในด้านนี้
ปักกิ่ง HES ซอฟแวร์ จำกัด มีการแก้ EDA ที่ครอบคลุมมากที่สุดที่เป็นกรรมสิทธิ์ครอบคลุมอนาล็อก / ดิจิตอลเป็นอะนาล็อกผสมกระบวนการทั้งหมดของการออกแบบวงจรรวมและการออกแบบกระบวนการเพิ่มประสิทธิภาพ SoC ดิจิตอลและให้ความเร็วสูงกระบวนการเต็มรูปแบบอินเตอร์เฟซ IP หลักและการแสดงผลใหม่ (OLED) การออกแบบระบบ
ในฐานะที่เป็นผู้ผลิตชั้นนำ EDA, HES สำหรับการขนส่งของไมโครฝังตัวการออกแบบซีพียูที่มีประสิทธิภาพให้พลังงานต่ำระยะเวลาการวิเคราะห์และการเพิ่มประสิทธิภาพการแก้ปัญหาเพื่อเร่งสร้างนวัตกรรมอย่างต่อเนื่องและ CPU ขนส่งขนาดเล็กในที่มีประสิทธิภาพสูงและทิศทางการใช้พลังงานต่ำ
ยาง Xiaodong, ผู้จัดการทั่วไปของ HES กล่าวว่าในปีที่ผ่านมาการพัฒนาของไมโครขนส่งที่น่าประทับใจในด้านของ CPU ฝังขอบคุณไมโครขนส่งเสมอไว้วางใจเราที่จะให้ประโยชน์มากที่สุดของประสิทธิภาพและผลผลิตสำหรับการอัพเกรดการขนส่งขนาดเล็ก การแก้ปัญหานี้เป็นแรงกระตุ้นที่ยิ่งใหญ่สำหรับเก้าวันของ Huada ซึ่งจะเร่งความก้าวหน้าของเราในด้านการพัฒนาเทคโนโลยีการออกแบบที่ทันสมัยและปรับปรุงประสิทธิภาพของเครื่องมือโดยการรักษาความต้องการของผู้ใช้อย่างต่อเนื่อง
เม้งเจี้ยนอี้จงเทียนหัวหน้าไมโครเจ้าหน้าที่ฝ่ายเทคโนโลยียืนยันความร่วมมือทวิภาคีเขากล่าวว่าจีนเป็นตลาดชิป IOT หลักของโลกในสภาพแวดล้อมเช่นการแข่งขันความต้องการใช้งานและไดรฟ์ชิปและเวลาในการตลาดมีความมั่นคงเป็นความดันหลักเราพยายามที่จะกระจายการลงทุน วิธีการแก้ปัญหาของการใช้พลังงานผลผลิตปิดออกแบบ HES ประสิทธิภาพที่โดดเด่นในด้านหลังสิ้นสุดระยะเวลาการเพิ่มประสิทธิภาพดิจิตอลโดยเฉพาะอย่างยิ่งมองไปข้างหน้าใหม่โซลูชั่นการเพิ่มประสิทธิภาพ Yiled และ PPA ระบบนิเวศสำหรับการขนส่งทางอินเทอร์เน็ตไมโครสิ่งประดิษฐ์ พื้นที่การใช้งานสร้างความได้เปรียบมากขึ้น
การพัฒนาเครือข่ายและปัญญาประดิษฐ์ที่ทำให้นักออกแบบชิปมากขึ้นและไม่เพียง แต่ติดตามผลการดำเนินงานชิปที่ใช้พลังงานต่ำที่แรงดันไฟฟ้าต่ำพิเศษและการคำนวณจากความสามารถในการประมวลผลข้อมูลขนาดใหญ่นอกจากนี้ยังนำมาความต้องการที่สูงขึ้น. ออกแบบจะต้องมีมากขึ้น พลังงานมากขึ้นในการออกแบบและการวางแผนในช่วงต้นแง่มุมในการสั่งซื้อเพื่อหลีกเลี่ยงความเสี่ยงที่อาจเกิดขึ้นการออกแบบไปข้างหน้าตรงเป้าหมายมากขึ้นเพื่อเพิ่มประสิทธิภาพการใช้พลังงานประสิทธิภาพการทำงานและพื้นที่ (PPA) และเพิ่มผลผลิตผลผลิตและ PPA ระบบนิเวศจะอยู่ในนี้ ข้อมูลที่จะมีบทบาทใช้งานมากขึ้น. หุ้นส่วนจะให้หลากหลายมากขึ้นของสนับสนุนการประยุกต์ใช้เพื่อเพิ่มระดับ high-end การฝังตัว CPU ในท้องถิ่นและ EDA โซลูชั่นระบบ