อินเทอร์เฟซ USB 3.1 Gen.2 ได้ถูกนำมาใช้กันอย่างแพร่หลายและแบนด์วิธสูง 10Gbps มีอยู่แล้วมากมายอย่างไรก็ตามไม่มีข้อ จำกัด ด้านความก้าวหน้าทางเทคโนโลยีข้อกำหนดมาตรฐาน USB 3.2 รุ่นใหม่ได้มีการประกาศอย่างเป็นทางการในปลายเดือนกันยายน 2560 Synopsys กำลังสาธิต USB 3.2 เป็นครั้งแรก
อุปกรณ์ USB 3.2 และโฮสต์ของการสาธิตนี้จะขึ้นอยู่กับแพลตฟอร์มต้นแบบฮาร์ดแวร์ HAPS-80 FPGA ชั้นกายภาพของ USB PHY ผลิตโดยใช้กระบวนการ FinFET แต่ละช่องมีแบนด์วิธ 10Gbps และความแรงของช่องสัญญาณคู่จะถึง 20Gbps ที่ต้องการ (2.5GB / s) USB 3.1 Gen.2 มีการเพิ่มขึ้นเป็นสองเท่า
แพลตฟอร์ม HAPS เชื่อมต่อกับพีซีแบบ Linux ผ่านบัส PCI-E อุปกรณ์นี้มีการกำหนดค่าเป็นอุปกรณ์จัดเก็บข้อมูลเช่น USB 3.2 SSD, ดิสก์ USB 3.2 U และเพื่อลดความหน่วงแรมขนาดเล็กบน FPGA จะถูกใช้เป็นหน่วยความจำ
ในทำนองเดียวกันเป็นเจ้าภาพแพลตฟอร์มทอดสมอใน PHY คณะประเด็น PPHA จะคอมพิวเตอร์ที่ใช้ Windows เชื่อมต่อผ่านสายข้อมูล PCI-E, FPGA เมนบอร์ดเป็น USB 3.2 xHCI เข้าถึงโฮสต์การ์ดพีซีระบบใช้ไดรเวอร์ของ Windows
ความเร็วในการสาธิตคือ 1.6GB / s เมื่อเทียบกับขีด จำกัด มาตรฐานเท่านั้นที่เล่นได้ประมาณ 2/3 ของพลังงานมีศักยภาพมากที่จะขุดขึ้น
นอกจากนี้, รูปแบบอินเทอร์เฟซสำหรับยุค USB 3.2 จะรวมกันเพื่อความสะดวกและยืดหยุ่นมากยิ่งขึ้นมีประสิทธิภาพยิ่งขึ้นประเภท -C , Type-A ซึ่งมีการหมุนเวียนเป็นเวลาหลายปีจะทยอยถอนออกจากขั้นตอนของประวัติศาสตร์
อย่างไรก็ตามเช่นเดียวกับการอัปเกรดมาตรฐานก่อนหน้านี้ความนิยมของ USB 3.2 จะใช้เวลานาน มันเป็นที่คาดว่าในปีหน้าจะมีอุปกรณ์ที่เกี่ยวข้องที่มีอยู่และ Intel, AMD เพียงสองปีการสนับสนุนพื้นเมืองสำหรับ USB 3.1 Gen.2, รวมแพลตฟอร์มของ USB 3.2 บนชิปควบคุมไกลต้นหรือบุคคลที่สามที่จะเล่น