La interfaz USB 3.1 Gen.2 ha sido ampliamente utilizada, y el ancho de banda alto de 10 Gbps ya es abundante. Sin embargo, no hay límite para el progreso tecnológico. La nueva generación de especificaciones estándar USB 3.2 se anunció oficialmente a finales de septiembre de 2017. Synopsys ahora está demostrando USB 3.2 por primera vez.
Esta demostración de USB 3.2 dispositivo host y una HAPS-80 plataforma de prototipos FPGA basada en hardware, PHY USB capa física usando proceso de fabricación FinFET, el ancho de banda de 10 Gbps para cada canal, doble canal para lograr la fuerza requerida 20Gbps (2,5 GB / s), en comparación con USB 3.1 Gen.2 se ha duplicado.
conexión a Internet HAPS a través de un bus PCI-E PC Linux, el dispositivo configurado como dispositivo de almacenamiento masivo, como 3.2 SSD USB, USB 3.2 disco de U, y para reducir el retraso, el uso de una pequeña cantidad de memoria como memoria RAM en la FPGA.
La plataforma host también es similar, está fijada a una placa base PHY, donde HAPS está conectada a la PC con Windows a través del cable de datos PCI-E y la placa base FPGA está conectada a la PC como una tarjeta de expansión USB 3.2 xHCI.
La velocidad en la demostración es 1.6GB / s , en comparación con el límite estándar que solo jugó aproximadamente 2/3 de la potencia, hay mucho potencial para ser excavado.
Además, El estilo de interfaz de la era USB 3.2 se unificará para Type-C más conveniente, más flexible y más potente , Tipo-A, que ha estado circulando durante muchos años, se retirará gradualmente de la etapa de la historia.
Sin embargo, como con cada actualización estándar anterior, la popularidad de USB 3.2 tomará mucho tiempo. Se espera que el equipo relevante esté disponible el próximo año. Además, Intel y AMD solo han admitido recientemente USB 3.1 Gen.2. La integración de USB 3.2 en la plataforma estará más lejos. La etapa inicial será el chip maestro de terceros.