USB 3.1 Gen.2インターフェースが広く使われており、10Gbpsの高帯域幅はすでに豊富にあるが、技術進歩には限界がない.2019年9月末に新世代のUSB3.2標準仕様が正式に発表された。 SynopsysはUSB 3.2を初めてデモンストレーションしています。
と比較して、FinFETの製造工程、各チャネルの10Gbpsの帯域幅を使用して、USB 3.2ホストデバイスとハードウェアベースのHAPS-80 FPGAプロトタイピングプラットフォーム、USB用PHY物理層のこのデモンストレーションは、デュアルチャネルは、必要な力20Gbps(2.5ギガバイト/秒)を達成するためにUSB 3.1 Gen.2が倍増しました。
PCI-EバスのLinux PC、デバイスなどのUSB 3.2 SSD、USB 3.2 Uディスクとして、大容量記憶装置として構成されており、遅延、FPGA上のRAMとして少量のメモリの使用を減らすために経由HAPSインターネット接続。
ホストプラットフォームも同様で、HAPSがPCI-Eデータケーブルを介してWindows PCに接続され、FPGAマザーボードがUSB 3.2 xHCIホスト拡張カードとしてPCに接続されているPHYマザーボードに似ています。
デモの速度は1.6GB / sです 、電力の約2/3しか再生されない標準的な制限と比較して、発掘する可能性は非常に高い。
さらに、 USB 3.2時代のインターフェイススタイルは、より便利で、より柔軟で、より強力なType-Cのために統一されます 長年にわたって流通してきたA型は、歴史の段階から徐々に撤退することになる。
しかし、従来のすべての標準アップグレードと同様に、USB 3.2の普及には時間がかかります。 また、インテルとAMDは最近、USB 3.1 Gen.2をサポートしており、プラットフォームへのUSB 3.2の統合はさらに遠ざかり、サードパーティーのマスターチップとなる予定です。