Die USB 3.1 Gen.2-Schnittstelle ist weit verbreitet und die hohe Bandbreite von 10 Gbit / s ist bereits reichlich vorhanden. Dem technologischen Fortschritt sind jedoch keine Grenzen gesetzt: Die neue Generation der USB 3.2-Standardspezifikationen wurde Ende September 2017 offiziell angekündigt. Synopsys demonstriert jetzt zum ersten Mal USB 3.2.
Das USB 3.2-Gerät und der Host dieser Demonstration basieren auf der HAPS-80-FPGA-Hardware-Prototypplattform.Die physikalische PHY-Schicht wird mit dem FinFET-Verfahren hergestellt.Jeder Kanal hat eine Bandbreite von 10 Gbps und die Zweikanalstärke erreichtdie erforderlichen 20 Gbps (2,5 GB / s). USB 3.1 Gen.2 hat sich verdoppelt.
Die HAPS-Plattform stellt eine Verbindung zu einem Linux-PC über den PCI-E-Bus dar. Das Gerät ist als Massenspeichergerät konfiguriert, zB USB 3.2 SSD, USB 3.2 U, und zur Reduzierung der Latenz wird eine geringe Menge RAM auf dem FPGA als Speicher verwendet.
Die Host-Plattform ist ebenfalls ähnlich, an einem PHY-Motherboard angebracht, wobei HAPS über das PCI-E-Datenkabel mit dem Windows-PC verbunden ist und das FPGA-Motherboard als USB 3.2 xHCI-Host-Erweiterungskarte mit dem PC verbunden ist.
Die Geschwindigkeit in der Demonstration beträgt 1,6 GB / s , verglichen mit dem Standardlimit, das nur ungefähr 2/3 der Macht spielte, gibt es viel Potenzial, um ausgegraben zu werden.
Darüber hinaus Der USB 3.2 Ära Interface-Stil wird für bequemer, flexibler, leistungsfähiger Type-C vereinheitlicht Typ-A, das seit vielen Jahren im Umlauf ist, wird nach und nach von der Bühne der Geschichte zurückgezogen werden.
Wie bei jedem früheren Standard-Upgrade wird die Popularität von USB 3.2 jedoch sehr lange dauern. Es wird erwartet, dass relevante Geräte im nächsten Jahr verfügbar sein werden.Außerdem haben Intel und AMD erst kürzlich USB 3.1 Gen.2 unterstützt.Die Integration von USB 3.2 in die Plattform wird weiter entfernt sein.Die erste Stufe wird der Master-Chip eines Drittanbieters sein.