Недавно Cadence анонсировала первый в отрасли чип IP-интерфейса памяти DDR5, включая контроллер и физический уровень PHY, изготовленный с использованием процесса TSMC 7 нм, работающего на частоте 4400 МГц, Micron также представила свои собственные частицы памяти DDR5.
В настоящее время JEDEC разрабатывает стандартную спецификацию для памяти DDR5, которая, как ожидается, будет завершена этим летом. , Таким образом, текущий по-прежнему некоторые фундаментальные исследования, память DDR5 в конце концов должна выглядеть так, как ждать.
Скорость передачи данных контроллера памяти Cadence DDR5 и физического уровня составляет 4400 МТ / с, хронометраж CL42 и прототип частиц памяти DDR5 Micron 8Gb, напряжение составляет всего 1,1 В (DDR4 1,2 В), диапазон флуктуаций ± 0,033 В.
С этими основами производители чипов SoC могут начать проектирование и интеграцию подсистем DDR5-памяти, прокладывая путь в будущее.
Так же, как частота памяти DDR4 идет от 2133 МГц до 3200 МГц (стандарт JEDEC), 4400 МГц - это только начало для DDR5. Ожидается, что в конечном итоге он достигнет около 6400 МГц.
В дополнение к частоте память DDR5 более ценится, чем большая емкость. , Позволяет добавлять внутренний ECC для производства частиц 16Gb, 32Gb.
Память DDR5 по-прежнему будет соответствовать расположению 288 контактов, но конкретный дизайн, безусловно, будет отличаться от DDR4, и есть два независимых 32-битных канала ввода-вывода, общая архитектура будет сильно отличаться.
Другие улучшения DDR5 также включают в себя: лучшее использование каналов, встроенные регуляторы напряжения, высокопроизводительные модули для поддержки управления питанием и многое другое.
Cadence ожидает, что первая система памяти DDR5 будет доступна в 2019 году, а затем быстро станет популярной. К 2022 году она достигнет около 25% скорости проникновения.