آهنگ به تازگی اعلام کرد اولین IP حافظه تراشه رابط DDR5 صنعت، از جمله کنترل و PHY لایه فیزیکی، TSMC روند 7nm، در حال اجرا تا 4400MHz، میکرون نیز ذرات حافظه DDR5 خود را ارائه.
JEDEC است در حال حاضر در حال توسعه حافظه DDR5 استانداردهای، انتظار می رود برای تکمیل این تابستان بنابراین برخی از پژوهش های بنیادی در حال انجام، DDR5 حافظه شبیه در پایان باید صبر کنید.
آهنگ DDR5 کنترلر حافظه داده ها و لایه فیزیکی 4400MT / بود، زمان بندی CL42 با استفاده از تراشه حافظه نمونه میکرون 8GB DDR5، ولتاژ 1.1V تنها (DDR4 1.2V)، محدوده نوسان 0.033V ± است.
با استفاده از این پایه و اساس، SoC با سازندگان تراشه می توانید شروع به طراحی و یکپارچه سازی زیرسیستم حافظه DDR5، هموار کردن راه برای آینده است.
درست همانطور که فرکانس حافظه DDR4 از 2133 مگاهرتز به 3200 مگاهرتز می رسد (استاندارد JEDEC)، 4400 مگاهرتز تنها آغاز DDR5 است. انتظار می رود که در نهایت به 6400 مگاهرتز برسد.
حافظه DDR5 علاوه بر فرکانس، ارزش بیشتری نسبت به ظرفیت آن دارد. به ECC داخلی اجازه می دهد ذرات 16 گیگابایتی، 32 گیگابایت را تولید کند.
حافظه DDR5 همچنان از طرح 288 پین استفاده خواهد کرد، اما طراحی خاص قطعا از DDR4 متفاوت خواهد بود و دو کانال مستقل 32 بیتی IO وجود دارد، معماری کلی بسیار متفاوت خواهد بود.
سایر پیشرفت های DDR5 نیز شامل موارد زیر است: استفاده از کانال بهتر، تنظیم کننده های ولتاژ یکپارچه، ماژول های بالا پایان برای پشتیبانی از مدیریت انرژی و غیره.
Cadence انتظار دارد که اولین سیستم حافظه DDR5 در سال 2019 در دسترس باشد و سپس به سرعت تبدیل به محبوب شود. تا سال 2022، میزان نفوذ آن حدود 25 درصد خواهد بود.