แอนดีสเทคโนโลยีหลิน Zhiming, ผู้จัดการทั่วไปของตัวแทนหน่วยประมวลผล RISC-V เป็นเทคโนโลยีโครงสร้างพื้นฐานที่มาเปิดใหม่ / คุณสมบัติมาตรฐานรวมถึงชุดคำสั่งคล่องตัวแบบโมดูลาร์ที่ง่ายต่อการ / ได้รับอนุญาตให้ขยายเพื่อส่งเสริมการเติบโตอย่างรวดเร็วของระบบนิเวศ. บริษัท ขนาดใหญ่หลายแห่งได้รับการเพิ่ม RISC-V มูลนิธิเช่น Google, ไมโครซอฟท์ (Microsoft), วอลคอมม์ (Qualcomm) MediaTek
หลิน Zhiming คำอธิบายเพิ่มเติมของ IC บริษัท ออกแบบก่อสร้างระบบนิเวศเป็นกุญแจสำคัญในการพัฒนาและการมองเห็นสูง RISC-V ระบบนิเวศที่ผ่านมามีการเติบโตอย่างต่อเนื่องและประสบความสำเร็จ. ในแง่ดีเกี่ยวกับศักยภาพในการเติบโตในอนาคตของ RISC-V, บริษัท ไม่ได้เพียง แต่เป็น RISC-V กองทุน จะได้รับสมาชิกผู้ก่อตั้ง แต่ยังรวมถึงการพัฒนาสถาปัตยกรรมรุ่นต่อไป RISC-V V5 ตามที่ RISC-V ในการออกแบบ IP หลัก CPU พาณิชย์พัฒนา RISC-V ระบบนิเวศ
มีรายงานว่า AndeStar V5 จะไม่เพียง แต่บูรณาการอย่างเต็มที่ในการทำงานร่วมกัน RISC-V แต่ยังมีความหลากหลายของคริสตัลหัวใจสถาปัตยกรรมที่ปรับขนาดประกอบด้วยคริสตัลหัวใจคำแนะนำเดิมชุดรหัสโปรแกรมที่สามารถลดลง 10% เพื่อลดต้นทุนของรหัสชิปจะถูกเก็บไว้; กำหนดเอง Directive (ACE) ช่วยให้ลูกค้าสามารถเร่งการพัฒนาโปรแกรมการเรียนการสอนการจัดการ interrupt เพิ่มประสิทธิภาพสามารถลดเวลาจริง (Real-time) และขัดขวางเวลาการประมวลผลและกลไกการป้องกันฮาร์ดแวร์ของสแต็คโปรแกรม - StackSafe เพิ่มประสิทธิภาพการแก้จุดบกพร่อง
และรวมไปถึง 32 บิตและ 64 บิตประมวลผล NX25 AndesCore N25 V5 ตามภายใต้ TSMC กระบวนการ 28nm HPC ความถี่ในการดำเนินงานกว่า 1GHz ให้ไม่น้อยกว่า 2.8 DMIPS / MHz และ 3.4 CoreMark / MHz ประสิทธิภาพ, ประตูตรรกะ จำนวนมากขึ้นที่ต่ำเป็น 30K และ 50K ตามลำดับ. ดังนั้น N25 และ NX25 เครือข่ายสำหรับการใช้งานต่าง ๆ การจัดเก็บและปัญญาประดิษฐ์ (AI) และการควบคุมความเร็วสูงอื่น ๆ ที่จำเป็น
ระบบนิเวศของ RISC-V กำลังเกิดขึ้นอย่างรวดเร็ว Lin Zhiming กล่าวว่าการพัฒนา RISC-V ยังอยู่ในวัยเด็ก แต่การเติบโตของมันเร็วมากความสัมพันธ์ระหว่างสถาปัตยกรรม RISC-V และ Arm ในอนาคตอาจคล้ายกับ Android และ Android เช่นเดียวกับไอโอสทั้งสองมีตัวแทนและพวกเขาก็มีระบบนิเวศขนาดใหญ่ของตัวเอง