오픈 소스 명령어 통합의 장기적인 잠재력 | RISC-V에 대한 Crystal 코어의 새로운 아키텍처

업계는 명령어 세트 아키텍처에 대해 매우 우려하고 크리스탈 심장뿐만 아니라 64 비트 프로세서, RISC-V를 지원 AndeStar V5 프로세서 아키텍처의 새로운 세대의 출시를 발표했다 오픈 간소화 된 모듈 형 및 확장 가능한 아키텍처 RISC-V는 공식적으로 주류를 입력 확장 RISC-V 에코 시스템에 추가 (SoC에) 응용 프로그램, 온 - 칩 시스템뿐만 아니라 도움이 SoC 설계 회사들은 시장 출시 시간을 단축합니다.

안데스 산맥 기술 린 밍, 표현의 제너럴 매니저, RISC-V 프로세서 / 표준 기능은 명령어 세트 간소화 모듈, 쉬운 / 생태계의 급속한 성장을 촉진하기 위해 확장 할 수 있었다. 많은 대기업이 추가 된 새로운 오픈 소스 인프라 기술 등이다 구글, 마이크로 소프트 (마이크로 소프트), 퀄컴 (퀄컴), 미디어 텍 등의 RISC-V 재단.

IC 디자인 회사에서 린 밍 자세한 설명은, 생태계의 건설 개발의 핵심이며, 최근의 높은 가시성 RISC-V 생태계가 지속적으로 성장하고 번영한다. RISC-V의 미래 성장 가능성에 대한 낙관적, 회사는 RISC-V 펀드가되지 있습니다 창립 멤버는 RISC-V를 기반으로하는 차세대 V5 아키텍처를 개발하고 상업용 CPU IP 디자인에 RISC-V를 통합하며 RISC-V 에코 시스템을 확장했습니다.

; 정의 결정 중심부 원래 명령어 세트의 프로그램 코드가 저장된 칩 코드의 비용을 줄이기 위해 10 %로 감소 될 수있다 : AndeStar V5 완전히뿐만 아니라 RISC-V 호환성 통합뿐만 아니라있어서 액정 심장 확장 아키텍처의 다양한 가질 것이라고보고있다. Instruction (ACE)을 사용하면 고객이 응용 프로그램 가속 지침을 지정할 수 있으며, 인터럽트 처리를 최적화하면 실시간 인터럽트 처리 시간이 크게 줄어들 수 있고 프로그램 스택의 하드웨어 보호 메커니즘 인 StackSafe가 디버그 효율성을 향상시킵니다.

그리고 이하인 2.8 DMIPS / MHz 및 3.4 코어 마크 / MHz의 성능, 로직 게이트를 제공하는 TSMC 28 나노 HPC 공정의 1GHz 이상의 동작 주파수 아래 V5 기반의 32 비트 및 64 비트 NX25 AndesCore N25 프로세서에 30K와 50K보다 낮은 수가 각각. 따라서, N25과 NX25 네트워크는 다양한 응용 프로그램 저장 및 인공 지능 (AI) 및 다른 고속 제어가 필요위한 것이다.

Lin Zhiming은 RISC-V의 개발은 초기 단계라고 언급했지만 성장 속도는 매우 빨라요. 미래의 RISC-V와 Arm 아키텍처 간의 관계는 Android 및 Android와 비슷할 수 있습니다. 이오스와 마찬가지로 두 회사 모두 챔피언을 보유하고 있으며 자체 거대한 생태계를 가지고 있습니다.

2016 GoodChinaBrand | ICP: 12011751 | China Exports