CEVA-X1 IoT Prozessor Single-Core-DSP + CPU-Architektur, entworfen, um den neuesten EMTC Cat-M1 und eNB-IoT Cat-NB2 strengen Standard der Fläche, Stromverbrauch und Kostenbeschränkungen zu erfüllen, kann für zukünftige FeMTC und 5G zellulären IoT-Bereitstellung verwendet werden .
CEVA-X1 integriert ein DSP + CPU Single-Core-Design effektiv die Notwendigkeit für einen separaten System-CPU-Kern eliminiert, die volle Verwirklichung der wesentlichen Kostenmethode durch Monozyten, Kraft und Leichtigkeit von Vorteilen.
Michael Boukaya, Vice President und General Manager der Wireless-Business Unit von CEVA, sagte: 'Wir freuen uns, diese prestigeträchtige Auszeichnung für den CEO-X1 IoT-Prozessor erhalten zu haben, insbesondere, da Mobilfunk-IoT-Dienste rund um den Globus eingeführt werden. Im Laufe des Jahres wird NB-IoT Milliarden von IoT-Geräten mit Mobilfunknetzen verbinden.Unser CEVA-X1-Prozessor wird das Kernstück der DragonFly NB1-Plattform sein und die Entwicklung einer breiten Palette von Anwendungen für Kunden mit NB-IoT-Chips erheblich vereinfachen. Dazu gehören Smart Homes, Smart Utilities, Asset-Tracking und Sicherheit sowie Umwelt-, Industrie- und Landwirtschaftsüberwachung und -kontrolle.
CEVA-Libelle NB1 vorintegrierte CEVA-X1-Prozessor optimierte RF, Basisband und Protokoll-Software stellt eine komplette R14 Version Cat-NB2 Modem IP-Lösungen für Kunden Zeit zu reduzieren, auf den Markt und reduzieren Eintrittsbarrieren. Das System CEVA -X1 kann auch dazu dienen als Mehrzweck-, Multi-Mode-Bearbeitungszentrum, eine Reihe von IoT Arbeitsbelastung gerecht zu werden eng miteinander verbunden, einschließlich Wi-Fi 802.11n, 802.11ac, Bluetooth / Bluetooth low energy, ZigBee / Gewinde, LoRa, SIGFOX, schmalbandigen Spricht, GNSS und Sensorfusion. die wichtigste Sache ist, kann CEVA-X1 mehrere Workloads verarbeiten, Entwickler die Flexibilität, ihre Systeme an die Anforderungen jeder IoT Fällen verwenden zu erfüllen.
Der CEVA-X1-Prozessor, der das neue CEVA-X-Architekturframework anwendet, verwendet eine erweiterte Instruction-Set-Architektur (ISA). Neben der DSP-Verarbeitung kann er CPU-Software-Workloads wie Protokollstapel und Systemsteuerung effizient handhaben.