ก่อนที่จะแก้ไขข้อผิดพลาดขั้ว (Forward Error Correction, FEC) รหัสที่ใช้ในการที่มีประสิทธิภาพสูงช่องควบคุมระบบ 5G. โซลูชั่น AccelerComm โพลาไรซ์อยู่บนพื้นฐานของสถาปัตยกรรมการจัดเก็บรหัสที่ไม่ซ้ำกันข้อมูลที่ถูกต้องในเวลาที่เหมาะสม โอนไปยังหน่วยประมวลผลที่ถูกต้องจึงช่วยเพิ่มประสิทธิภาพของฮาร์ดแวร์การตอบสนองและประสิทธิภาพพลังงาน. นำไปใช้เป็นโครงสร้างนี้อาร์เรย์ IP Achronix Speedcore eFPGA สามารถทำได้กว่าทางเลือกอื่น ๆ ลดการใช้พลังงานซอฟแวร์ที่ใช้และวิธีการ อัตราความเร็วสูง. โดยเฉพาะอย่างยิ่ง eFPGA พร้อมวงจรรวม (ASIC) หรือระบบบนชิป (SoC) รหัสเพื่อ instantiate IP โพลาไรซ์ช่วยให้โซลูชั่นการสื่อสารแบบบูรณาการที่มีความล่าช้าน้อยที่สุดและใช้พลังงานน้อยที่สุด
'เรามีความยินดีเป็นอย่างยิ่งที่ได้ร่วมมือกับ AccelerComm เพื่อต่อประเทืองโครงการ Partner Program Achronix' ไมค์ Fitton Achronix อำนวยการอาวุโสฝ่ายวางแผนผลิตภัณฑ์และการพัฒนาธุรกิจกล่าวว่า 'โดย eFPGA ของเราจะ AccelerComm บรรลุชั้นนำในอุตสาหกรรม instantiation รหัสขั้ว สนับสนุนพร้อมกับ Speedcore eFPGA ASIC และ SoC เพื่อสนับสนุนมาตรฐานใหม่ด้วยการปรับปรุง. เราจะเห็นความต้องการสำหรับมาตรฐานใหม่และเกิดขึ้นใหม่สำหรับ reprogramming กำลังการผลิตที่มีความยืดหยุ่นที่จะกลายเป็นเงื่อนไขพื้นฐานสำหรับการใช้งานที่มีประสิทธิภาพของ 5G.
Achronix และ AccelerComm จะยังคงพัฒนารุ่นอนาคตของการแก้ปัญหา 5G. มาตรฐาน 5G จำเป็นต้องมีกิจกรรมการพัฒนานวัตกรรมใหม่โดยเฉพาะอย่างยิ่งความจำเป็นในการพัฒนาคุณสมบัติใหม่ที่จำเป็นสำหรับการพิเศษที่เชื่อถือได้, การสื่อสาร latency ต่ำและประเภทเครื่องสื่อสารมวลชน. 'ประธาน AccelerComm ทอม Cronk และรักษาการซีอีโอให้ความเห็น. 5G ที่วางจำหน่าย 16 ข้อกำหนดขององค์ประกอบใหม่ ๆ เหล่านี้และรูปแบบของคลื่นการเข้ารหัสใหม่ที่เกิดขึ้นใหม่สำหรับนวัตกรรม. AccelerComm ความเป็นเลิศในด้านวิศวกรรม IP บวก Achronix ผลงานที่มีความยืดหยุ่นของการเร่งความเร็วฮาร์ดแวร์ สามารถให้บริการลูกค้าด้วยวิธีที่มีประสิทธิภาพเพื่อสนับสนุนการใช้งานโครงสร้างพื้นฐานด้านการสื่อสารที่เคยทำมา