livello di colonna usando convenzionale schema sensore di immagine CMOS ADC generalmente progressiva lettura dei segnali analogici dal pixel tramite conversione fotoelettrica, e come realizzata progressivo read-out deriva si traduce spesso in distorsione dell'immagine (distorsione del piano focale).
Il nuovo sensore di immagine CMOS di Sony include un ADC compatto a bassa corrente di nuova concezione sotto ciascun pixel che trasforma istantaneamente tutti i segnali analogici esposti simultaneamente a segnali digitali in segnali digitali e temporaneamente memorizzati nella memoria digitale L'architettura elimina la distorsione dell'immagine dovuta alla deriva temporale e abilita la capacità di scatto globale, rendendolo il primo sensore di immagine CMOS con retroilluminazione ad alta densità megapixel del settore con un ADC pixel-parallelo.
Questo nuovo sensore di immagine CMOS contiene quasi 1000 volte il numero di ADC rispetto a una soluzione ADC a livello di colonna tradizionale, il che significa un aumento sostanziale della domanda corrente. Syony ha risolto il problema con un ADC compatto a 14 bit appena sviluppato, Questo nuovo ADC offre il meglio del settore a basse correnti d'esercizio.
L'ADC e le memorie digitali nel nuovo sensore di immagine CMOS sono entrambi impilati sul chip inferiore con un'interconnessione Cu-Cu (rame-rame) tra ciascun pixel sul chip superiore e nel gennaio 2016, Sony ha introdotto per prima la tecnologia Raggiungere la produzione di massa.
Inoltre, Sony ha sviluppato una nuova architettura di trasferimento dei dati per questo sensore di immagine CMOS per consentire la lettura ad alta velocità e su larga scala dei dati richiesti per l'elaborazione ADC.