कॉलम पारंपरिक CMOS इमेज सेंसर एडीसी योजना का उपयोग कर के स्तर आमतौर पर प्रगतिशील फोटो इलेक्ट्रिक रूपांतरण के माध्यम से पिक्सेल से एनालॉग संकेतों के पढ़ने के बाहर है, और के रूप में प्रगतिशील पढ़ने के बाहर समय का परिवर्तन के बारे में लाया अक्सर (फोकल हवाई जहाज़ के विरूपण) छवि विरूपण का परिणाम है।
सोनी के इस CMOS छवि प्रत्येक नव विकसित कम वर्तमान कॉम्पैक्ट एडीसी नीचे एक पिक्सेल होने सेंसर में नई। एडीसी तत्क्षण एक साथ डिजिटल संकेतों जोखिम पिक्सेल में सभी एनालॉग संकेतों में परिवर्तित हो सकता है, और अस्थायी तौर पर एक डिजिटल स्मृति में संग्रहीत में। इस वास्तुकला समय छवि विरूपण की वजह से पारी समाप्त, यह एक वैश्विक शटर समारोह प्रदान करने के लिए संभव है, उद्योग की पहली समानांतर एडीसी एक मेगापिक्सल बैक-प्रबुद्ध CMOS इमेज सेंसर की तुलना में पिक्सल के एक उच्च घनत्व है।
पारंपरिक स्तंभ स्तर के एडीसी कार्यक्रमों की तुलना में, इस नए CMOS इमेज सेंसर जो वर्तमान मांग में पर्याप्त वृद्धि का मतलब है एडीसी के लगभग 1,000 बार नंबर, शामिल हैं। सोनी कॉम्पैक्ट एक नव विकसित 14-बिट एडीसी द्वारा इस समस्या को हल करने के लिए, कम वर्तमान क्रम में नए एडीसी उद्योग में सबसे अच्छा प्रदर्शन प्रदान कर सकते हैं।
नई CMOS छवि संवेदक और एडीसी डिजिटल मेमोरी चिप चिप के शीर्ष पर प्रत्येक पिक्सेल के बीच Cu-Cu का उपयोग कर ढेर के नीचे में एकीकृत कर रहे हैं। (कॉपर - तांबा) इंटरकनेक्ट जनवरी 2016 में, दुनिया का पहला सोनी प्रौद्योगिकी बड़े पैमाने पर उत्पादन हासिल करना
इसके अलावा, सोनी भी इस CMOS इमेज सेंसर बड़े पैमाने पर एडीसी की उच्च गति संचरण प्राप्त करने प्रसंस्करण के लिए आवश्यक डेटा को पढ़ने के लिए एक नया आंकड़ा संचरण संरचना का विकास किया।