米国の研究アルゴリズムアクセラレータ|起業家精神を奨励するために開発コストを削減したい

複雑さとハードウェアのスタートアップのチップ設計フォームコストの上昇、市場の障害物を入力し、チップ設計、ソフトウェアおよびプロセスに従って推定さが異なっている、新しいチップのコストは$ 120百万円、不利な市場競争ではないだけに到達するだけでなく、可能性がありハードウェア市場は、いくつかの企業によって支配。次のプラットフォームの報告書によると、新会社と市場競争を促進するために、米国の防衛は、研究資金は$ 27.5百万提供するために、研究計画局(DARPA)と半導体リサーチ社の高度な設計を望んおよび製造プロセス高度なコンピューティングシステムの複雑さを開発するために必要な人気の、コスト。センターの教授ヴァレリアBertacco監督率いるミシガン大学ADAセンター(アーキテクチャを駆動するアプリケーションのためのセンター)のプログラムの一つは、それはプラグアンドプレイを開発すると述べましたBertacco氏は、新しく卒業した大学生が、特定のアプリケーションのアルゴリズムのニーズに焦点を当てている限り、わずか5年間で自社のハードウェア会社を立ち上げることを望んでいると語った。計算ハードウェアアーキテクチャを作成するか重い計算に用いたアクセルブロックの効率的な動作。Bertaccoは、そのアプリケーション自体のために、を表し、設計は、基礎となるアルゴリズムに焦点を当て、各時間数桁より一般的なチップを強化するように設計された専用ハードウェアの動作効率、この特定のハードウェア設計の使用現在があったが、それは成熟しており、効率的なソリューションを表示するには10年かかる場合があります。抽象化のレベルを上げることができ、このアプローチは、それはハードウェアの観点から、タイミングや電力最適化テクノロジチップ設計上の問題の深さよりも高く、 2.5Dであろうダイの異なるプロセス/動作特性とを接続するシリコンインターポーザ、例えば、半導体製造、エンジニアリングの新しい開発。むしろ最初から問題よりも、可能にすることであるパッケージングの問題が動作可能になる見ると技術を一緒にパッケージこのようなアイデアが準備コアプロセッサやアクセラレータを生成することができ、将来のチップ会社を達成するのを助けるために、誰もがインターポーザーを購入することができ、チップのメーカーがコストに数十万ドルまたは百万もの節約、設計に従事するために規模の経済を活用します。 Bertaccoは、適用不可能なFPGAでは、CPU効率の特別な分野をフルに活用できないと指摘しています。コンパイラのアルゴリズム方法を調整するためにオフロードアクセラレータの複数のタイプが。このアイデアは、ハードウェアとソフトウェアの境界をぼかし、我々はアプリケーションレベルで考えると、コンパイラが自動的に所望の性能を達成するために、アプリケーション固有のアクセラレータを活用する方法を検討したいです。 Bertacco氏は、将来はヘテロジーニアスマルチプレックスプロセッサーによって定義され、アプリケーションとコンパイラーによって定義された既存のアクセラレータも機能すると述べています。

2016 GoodChinaBrand | ICP: 12011751 | China Exports