संयुक्त चिप विनिर्माण उद्योग दिग्गजों एप्लाइड Meterials, Synopsys, क्वालकॉम सिमुलेशन और अगली पीढ़ी के प्रौद्योगिकियों के पांच प्रकार के लिए डिजाइन उम्मीदवारों की विश्लेषण किया है, और पता लगाने के लिए समस्या का मूल है कि पूर्ण स्वतंत्रता ट्रांजिस्टर और लॉजिक गेट्स (सहित एक अलग ट्रांजिस्टर शामिल हैं) है प्रदर्शन में अंतर क्या है
यह पाया गया कि कोई भी अंतिम 'विजेता' एक कार्यक्रम नहीं है, जिसमें पाँच उम्मीदवारों, बल्कि एक कार्यक्रम क्वालकॉम इंजीनियरों नए डिजाइन, कहा जाता nanorings द्वारा।
'प्रक्रिया इंजीनियर या इंजीनियरों उपकरण, कुछ बहुत ही सीमित सुविधाओं के अलावा अनुकूलित', क्वालकॉम मुख्य अभियंता SCSong समझाया। उदाहरण के लिए, उपकरण आयाम पर, ट्रांजिस्टर का ध्यान केंद्रित गेट अच्छी तरह से अपने मौजूदा नियंत्रण चैनल के माध्यम से, तथापि, जब एक भी ट्रांजिस्टर के बजाय पूर्ण लॉजिक गेट में संक्रमण, दूसरों को और भी अधिक महत्वपूर्ण है कि उल्लेख के लायक है हो जाते हैं, गीत और उनकी टीम ने पाया कि इस उपकरण के परजीवी समाई - में अप्रत्याशित संधारित्र संरचनाओं के कारण रूपांतरण प्रक्रिया खो जाती है - वास्तविक समस्या
यही कारण है कि टीम, क्वालकॉम उनके नैनोमीटर डिजाइन चुना है बल्कि आईबीएम की nanosheets से। लेई फेंग नेटवर्क सीखा क्वालकॉम यह Nanoslabs कहा जाता है। ओर से देखने पर Nanoslabs दो या तीन आयताकार सिलिकॉन पैनलों, प्रत्येक का एक ढेर की तरह दिखता है प्लेटें एक उच्च- k ढांकता हुआ और एक धातु गेट से घिरे हैं, गेट वोल्टेज, सिलिकॉन में एक बिजली के क्षेत्र उत्पन्न करता है ताकि धारा प्रवाहित होती है।
गेट इलेक्ट्रोड पूरी तरह से धारा के प्रवाह की सिलिकॉन प्लेटों में से प्रत्येक के, अच्छा नियंत्रण चारों ओर से घेरे, लेकिन यह भी इन्सुलेटर, धातु, इन्सुलेटर के रूप में सिलिकॉन संरचना के बीच परजीवी समाई परिचय है, सिलिकॉन अनिवार्य रूप से संधारित्र की एक जोड़ी है लेई फेंग नेटवर्क का उल्लेख किया, nanorings सिलिकॉन के आकार को बदलने के द्वारा इस समस्या को हल करने के लिए, और पूरी तरह से धातु की थाली हाइड्रोजन आयताकार थाली में पकाया लम्बी डिवाइस अण्डाकार होगा के बीच रिक्तियों को भरने नहीं करता है। इस डाल therebetween बन्द रखो के बीच की जगह है, तो केवल एक उच्च- k ढांकता हुआ चारों ओर से घेरे उन्हें पूरी तरह से धातु गेट पूरी तरह से चारों ओर नहीं किया जा सकता है, कम समाई। हालांकि, दरवाजे के बिजली क्षेत्र शक्ति अभी भी धारा के प्रवाह को बाधित करने के लिए पर्याप्त है।
क्वालकॉम में प्रोसेस टेक्नोलॉजी के उपाध्यक्ष चिदि चिदंबरम ने कहा, अगर प्रक्रिया प्रौद्योगिकी को कम से कम 7 नैनोमीटर या उससे कम किया जाए तो कैपेसिटेंस स्केलिंग सबसे चुनौतीपूर्ण मुद्दा है। सिमुलेशन में इस स्पष्ट विजय के बावजूद, ट्रांजिस्टर के मुद्दों को चिप में हल नहीं किया जाता है, और गाने और उनके सहयोगियों ने नैनोमिटेरियल्स के साथ परीक्षण सर्किट और उपकरण जारी रखने की योजना बनाई है, और वे एक पूर्ण सेल फोन बनाने तक अधिक जटिल सर्किट और प्रणालियों का अनुकरण करने की योजना बना रहे हैं।
लेई फेंग नेटवर्क को पता चला कि अंतिम परीक्षण के परिणाम उपभोक्ताओं के बारे में सबसे अधिक चिंतित हो सकते हैं - यदि स्मार्ट फोन को नैनो पर चलाना है, तो यह स्मार्ट फ़ोन को एक दिन के बाद शेष पावर के सामान्य उपयोग में सही तरीके से गणना करेगा।