A interface de memória Cypress HyperBus ™ está incluída no padrão de interface elétrica JEDEC xSPI

(BUSINESS WIRE) - A Cypress Semiconductor Corporation anunciou hoje a inclusão de sua interface de memória serial HyperBus ™ de 8 bits de alta largura de banda no novo sistema elétrico eXpanded SPI (xSPI) desenvolvido pela JEDEC Solid State Technology Association Padrão de interface O padrão xSPI define os requisitos de compatibilidade para uma interface serial x8 de alto desempenho, permitindo que os controladores e os fabricantes de chipset criem controladores de armazenamento comuns. A inclusão da interface Cypress HyperBus no padrão JEDEC xSPI simplifica O design de memória da interface HyperBus oferece aos gerentes de sistemas mais flexibilidade para permitir o início instantâneo em aplicações automotivas, industriais e IoT.

Cypress é o primeiro fornecedor de NOR flash a ver a necessidade de um mercado de bus de 8 bits de alta velocidade e lançou a interface HyperBus em 2014, pioneira na introdução de uma nova geração de soluções de alto desempenho NOR flash e RAM para drivers e drivers sem controle remoto. Arranque instantâneo para aplicativos A memória baseada em Cypress HyperBus inclui dispositivos flash NOR HyperFlash ™ de alta densidade com a largura de banda necessária para os sistemas e sistemas incorporados de maior desempenho para sistemas que requerem uma maior memória do bloco de rascunho Dispositivos de RAM (Dynamic RAM Dynamic RAM) de alta velocidade da HyperRAM ™ de alta velocidade. Para obter mais informações sobre o produto na interface Cypress HyperBus ™ e na memória de alta performance líder do setor, visite http://www.cypress.com/products/hyperbus-memory .

Howard Sussman, vice-presidente do conselho de administração da JEDEC, disse: "O Cypress tem sido um dos principais membros do grupo de trabalho JEDEC que está dirigindo o padrão xSPI, e os padrões JEDEC tornam mais fácil para os integradores de sistemas escolher peças sobressalentes para dispositivos flash compatíveis com xSP Ao mesmo tempo, o padrão fornece uma pegada de PCB uniforme e torna possível usar um driver de dispositivo uniforme para toda a memória xSPI configurada para sistemas de memória com base no método padrão xSPI.

O padrão xSPI define os requisitos de compatibilidade para interfaces seriais de alto desempenho x8, incluindo comandos de leitura e gravação, características elétricas, protocolos de sinal para transferência de comando e dados e saídas de pinos padrão em um pacote de matriz de bola (BGA).

Rainer Hoehler, vice-presidente da Flash Business da Cypress, disse: "Acreditamos firmemente que os padrões abertos da indústria divulgados por organismos de padrões bem conhecidos como o JEDEC são a melhor maneira de um produto ser amplamente reconhecido pelo mercado, ao mesmo tempo que oferece benefícios a seus clientes e fornecedores. A interface HyperBus do Cypress está integrada no padrão xSPI para ajudar os clientes a tornar as funções instantâneas do sistema muito mais fáceis.

2016 GoodChinaBrand | ICP: 12011751 | China Exports