UltraSoC首席执行官Rupert Baines
UltraSoC通过嵌入式分析IP, 简化了SoC的开发, 提供嵌入式的分析功能, 可以降低芯片设计成本, 工艺和集成等壁垒来加速新芯片设计的开发过程, 并兼容所有基础架构, 为不同量级的IC公司, 创客等都提供了驾驭客制化芯片的能力, 其竞争对手直指行业霸主Arm.
支持开源RISC-V架构, 改变SoC设计挑战
作为一家IP厂商, 成立于2011年的UltraSoC并不算资深, 但客户群已然不小. Rupert Baines表示, 我们的IP就是去帮助客户解决最难解决的问题, 去发现芯片设计中存在的各种问题.
目前, 已经结合UltraSoC的IP产品的客户有海思 (华为) , inter, Microsemi, Imagination, Movidius和PMC-Sierra等等, 并已经在40nm, 28nm, 16nm和7nm工艺节点上实现芯片成功流片.
UltraSoC的客户群快速成形与其开源的理念密不可分. '开源动向背后的理念是工程师不必去设计草图中的每一个部分, UltraSoC通过DesignShare来提供其IP, 将从根本上改变芯片设计面对的挑战. '
9月份, UltraSoC宣布将为基于RISC-V开源处理器架构规范的SiFive Freedom平台提供调试与追踪技术, 此前UltraSoC已经开发出处理器跟踪技术, 并被英特尔厂商采用. UltraSoC的调试与追踪功能将支持Freedom平台的用户去广泛对接其设计中所用到的各种工具与接口, 同时强化开源的RISC-V架构生态.
11月14日, Rupert Baines宣布, 美高森美公司 (Microsemi Corporation) 已购买了UltraSoC的通用分析与嵌入式智能平台授权, 用于RISC-V开源处理器架构的Microsemi产品. 这项新的合作也进一步推动了两家公司在RISC-V生态中的参与度, UltraSoC目前与六家主要RISC-V处理器提供商合作, 这是在公司稍早承诺支持快速成长的开源生态向前发展之后, 所取得的突破. UltraSoC也在今年六月宣布, 该公司已经推出了业内首个为RISC-V提供的处理器跟踪解决方案.
优化性能降低成本, 加速支持本土化芯片开发
UltraSoC的嵌入式半导体 IP产品支持复杂与高性能器件设计人员去创建一种片上架构, 它可以以非侵入式的方式去监测一款芯片的硬件与软件行为. 在开发过程中, 工程师可以利用该IP去对片上的处理器单元, 定制逻辑电路和系统软件之间的互通获得终极性的了解.
Rupert Baines表示, 采用UltraSoC的嵌入式IP分析技术可以获得的益处非常多, 譬如在做芯片设计时, CPU的速度没有规划的这么快, Ultra SOC 的IP技术就可以解决这种问题; 此外为解决CPU的缓存问题, Ultra SOC 可在软件层面, 优化缓存可使CPU的优化性能提升20%, 并为SoC设计人员提供有价值的嵌入式分析功能. 另据SemiCo Research估算, 芯片制造商通过在其开发流程中使用UltraSoC的IP技术, 可使众多项目的盈利能力翻倍, 而开发成本则可削减四分之一.
而除了在北美与欧洲的领先级客户, 已有多家领先的中国芯片设计机构为其相关项目选用了UltraSoC, 如华为海思等. 这些先进的芯片将有望用于多样化的应用, 包括下一代网络, 5G移动通信, 高性能计算 (HPC) , 人工智能 (AI) 等等. UltraSoC的技术正在强有力地服务这些采用ARM, RISC-V, MIPS及其他架构的伙伴.
'中国市场对于UltraSoC非常重要, 包括很多大客户都在中国, 中国在全球半导体行业中有很多市场激励, 包括新创公司开发新的SoC应用. ' Rupert Baines表示, 中国很多客户正在采用我们的IP技术设计产品, UltraSoC要让更多芯片厂商实现本土化. 基于此, UltraSoC将在北京举办的 '中国集成电路设计业2017年会暨北京集成电路产业创新发展高峰论坛 (ICCAD 2017) ' 上展出其片上监测与分析IP, Rupert Baines先生将带领团队出席该项活动, 并将在于11月17日举办的论坛3上, 发表题为 '系统级复杂性带来的挑战: 对一种用于调试, 安全性与安防措施架构的需求' 的演讲.